  !   8     (                                                                                    ,Einfochips i.MX8QXP AI_ML         %   2einfochips,imx8qxp-ai_ml fsl,imx8qxp       aliases           =/bus@5b000000/ethernet@5b040000           G/bus@5b000000/ethernet@5b050000          Q/bus@5d000000/gpio@5d080000          W/bus@5d000000/gpio@5d090000          ]/bus@5d000000/gpio@5d0a0000          c/bus@5d000000/gpio@5d0b0000          i/bus@5d000000/gpio@5d0c0000          o/bus@5d000000/gpio@5d0d0000          u/bus@5d000000/gpio@5d0e0000          {/bus@5d000000/gpio@5d0f0000          /bus@5a000000/i2c@5a800000           /bus@5a000000/i2c@5a810000           /bus@5a000000/i2c@5a820000           /bus@5a000000/i2c@5a830000           /bus@5b000000/mmc@5b010000           /bus@5b000000/mmc@5b020000           /bus@5b000000/mmc@5b030000           /bus@5d000000/mailbox@5d1b0000           /bus@5d000000/mailbox@5d1c0000           /bus@5d000000/mailbox@5d1d0000           /bus@5d000000/mailbox@5d1e0000           /bus@5d000000/mailbox@5d1f0000           /bus@5a000000/serial@5a060000            /bus@5a000000/serial@5a070000            /bus@5a000000/serial@5a080000            /bus@5a000000/serial@5a090000             /vpu@2c000000/vpu-core@2d080000           /vpu@2c000000/vpu-core@2d090000       cpus                                 cpu@0            cpu          2arm,cortex-a35                            psci            
              @        )           6           C   @        U           b           s                z                               cpu@1            cpu          2arm,cortex-a35                           psci            
              @        )           6           C   @        U           b           s                z                         	      cpu@2            cpu          2arm,cortex-a35                           psci            
              @        )           6           C   @        U           b           s                z                         
      cpu@3            cpu          2arm,cortex-a35                           psci            
              @        )           6           C   @        U           b           s                z                               l2-cache0            2cache                                             @        +                       opp-table            2operating-points-v2                        opp-900000000               5          B@         I      opp-1200000000              G                   I                  interrupt-controller@51a00000            2arm,gic-v3                Q             Q                                     "      	                    reserved-memory                                   -   decoder-boot@84000000                                   4      encoder-boot@86000000                                    4      decoder-rpc@92000000                                    4      dsp@92400000                 @                  4      	  ;disabled          encoder-rpc@94400000                 @       p           4         pmu          2arm,cortex-a35-pmu          "               psci             2arm,psci-1.0            smc       system-controller            2fsl,imx-scu         Btx0 rx0 gip3          $  M                                 power-controller             2fsl,imx8qxp-scu-pd fsl,scu-pd           T                    clock-controller             2fsl,imx8qxp-clk fsl,scu-clk         h                    pinctrl          2fsl,imx8qxp-iomuxc             n   fec1grp         u   5          4          &          %          '          (          )          *          ,          -          .          /          0          1                  _      ledsgrp       H  u   =      !   >      !         !         !         !         !           p      lpuart0grp        0  u   o          p          j         i                 D      lpuart1grp          u   N          M                  F      lpuart2grp          u   r          q                  H      lpuart3grp          u   m         n                 J      usdhc1grp         H  u   	      A   
       !          !          !          !          !           X      usdhc2grp         `  u         A          !           !   !       !   "       !   #       !          !         !           [      wifiregongrp            u         !           r         ocotp            2fsl,imx8qxp-scu-ocotp                                  keys          "   2fsl,imx8qxp-sc-key fsl,imx-sc-key           ~   t      	  ;disabled          rtc          2fsl,imx8qxp-sc-rtc        watchdog          "   2fsl,imx8qxp-sc-wdt fsl,imx-sc-wdt              <      thermal-sensor        *   2fsl,imx8qxp-sc-thermal fsl,imx-sc-thermal                                  timer            2arm,armv8-timer       0  "                                 
         clock-dummy          2fixed-clock         h                      
  clk_dummy                    clock-xtal32k            2fixed-clock         h                       xtal_32KHz        clock-xtal24m            2fixed-clock         h            n6         xtal_24MHz        thermal-zones      cpu0-thermal                                      c   trips      trip0                               passive                  trip1                            	   critical             cooling-maps       map0                     0  "      	   
                  clock-img-ipg            2fixed-clock         h                     img_ipg_clk                  bus@58000000             2simple-bus                                   -X       X         jpegdec@58400000             X@             "      5           s                     1                     A          V                   2nxp,imx8qxp-jpgdec        jpegenc@58450000             XE             "      1           s                     1                     A          V                   2nxp,imx8qxp-jpgenc        clock-controller@585d0000            2fsl,imx8qxp-lpcg             X]             h           s              d             0  img_jpeg_dec_lpcg_clk img_jpeg_dec_lpcg_ipg_clk         V                      clock-controller@585f0000            2fsl,imx8qxp-lpcg             X_             h           s              d             0  img_jpeg_enc_lpcg_clk img_jpeg_enc_lpcg_ipg_clk         V                         vpu@2c000000                                     -,       ,                   ,                  V           	  ;disabled       mailbox@2d000000             2fsl,imx6sx-mu            -              "                 r           V           	  ;disabled                     mailbox@2d020000             2fsl,imx6sx-mu            -             "                 r           V           	  ;disabled                     vpu-core@2d080000            -              2nxp,imx8q-vpu-decoder           V             Btx0 tx1 rx        $  M                                     	  ;disabled          vpu-core@2d090000            -              2nxp,imx8q-vpu-encoder           V             Btx0 tx1 rx        $  M                                     	  ;disabled             clock-cm40-ipg           2fixed-clock         h            )         cm40_ipg_clk                     bus@34000000             2simple-bus                                   -4       4                      serial@37220000          2fsl,imx8qxp-lpuart           7"             "              s                   	  ~ipg baud            1                An6         V           	  ;disabled          i2c@37230000          $   2fsl,imx8qxp-lpi2c fsl,imx7ulp-lpi2c          7#             "   	           s                     ~per ipg         1                 An6         V            	  ;disabled          intmux@37400000          2fsl,imx-intmux           7@                        `  "                                                                                                            s           ~ipg         V     !      	  ;disabled                     clock-controller@37620000            2fsl,imx8qxp-lpcg             7b             h           s                   d             *  cm40_lpcg_uart_clk cm40_lpcg_uart_ipg_clk           V                      clock-controller@37630000            2fsl,imx8qxp-lpcg             7c             h           s                    d             (  cm40_lpcg_i2c_clk cm40_lpcg_i2c_ipg_clk         V                          bus@53000000             2simple-bus                                   -S       S         gpu@53100000             2vivante,gc           S             "       @           s                          ~core shader         1                          A)' 2        V               clock-audio-ipg          2fixed-clock         h            '         audio_ipg_clk                    clock-ext-aud-mclk0          2fixed-clock         h                        ext_aud_mclk0              0      clock-ext-aud-mclk1          2fixed-clock         h                        ext_aud_mclk1              1      clock-esai0-rx           2fixed-clock         h                        esai0_rx_clk               2      clock-esai0-rx-hf            2fixed-clock         h                        esai0_rx_hf_clk            3      clock-esai0-tx           2fixed-clock         h                        esai0_tx_clk               4      clock-esai0-tx-hf            2fixed-clock         h                        esai0_tx_hf_clk            5      clock-spdif0-rx          2fixed-clock         h                      
  spdif0_rx              6      clock-sai0-rx-bclk           2fixed-clock         h                        sai0_rx_bclk               7      clock-sai0-tx-bclk           2fixed-clock         h                        sai0_tx_bclk               8      clock-sai1-rx-bclk           2fixed-clock         h                        sai1_rx_bclk               9      clock-sai1-tx-bclk           2fixed-clock         h                        sai1_tx_bclk               :      clock-sai2-rx-bclk           2fixed-clock         h                        sai2_rx_bclk               ;      clock-sai3-rx-bclk           2fixed-clock         h                        sai3_rx_bclk               <      clock-sai4-rx-bclk           2fixed-clock         h                        sai4_rx_bclk               =      bus@59000000             2simple-bus                                   -Y       Y         asrc@59000000            2fsl,imx8qm-asrc          Y              "      t         d  s                                                                                      ~mem ipg asrck_0 asrck_1 asrck_2 asrck_3 asrck_4 asrck_5 asrck_6 asrck_7 asrck_8 asrck_9 asrck_a asrck_b asrck_c asrck_d asrck_e asrck_f spba          `                                                                                            rxa rxb rxc txa txb txc           @                               V           	  ;disabled          esai@59010000            2fsl,imx8qm-esai          Y             "                 s                              ~core extal fsys spba                                                rx tx           V           	  ;disabled          spdif@59020000           2fsl,imx8qm-spdif             Y             "                        0  s                                           :  ~core rxtx0 rxtx1 rxtx2 rxtx3 rxtx4 rxtx5 rxtx6 rxtx7 spba                               	               rx tx           V           	  ;disabled          sai@59040000             2fsl,imx8qm-sai           Y             "      :           s                              ~bus mclk0 mclk1 mclk2 mclk3         rx tx                                               V     >      	  ;disabled          sai@59050000             2fsl,imx8qm-sai           Y             "      <           s                                ~bus mclk0 mclk1 mclk2 mclk3         rx tx                                               V     ?      	  ;disabled          sai@59060000             2fsl,imx8qm-sai           Y             "      >           s   !         !                  ~bus mclk0 mclk1 mclk2 mclk3         rx                               V     @      	  ;disabled          sai@59070000             2fsl,imx8qm-sai           Y             "      C           s   "         "                  ~bus mclk0 mclk1 mclk2 mclk3         rx                               V           	  ;disabled          dma-controller@591f0000          2fsl,imx8qm-edma          Y                                    \         "      v         w         x         y         z         {                                                                   ;         ;         =         =         ?         D                                                                         V      @      A      B      C      D      E      F      G      H      I      J      K      L      M      N      O      P      Q      R      S      T      U      V      W                 clock-controller@59400000            2fsl,imx8qxp-lpcg             Y@             h           s           d           asrc0_lpcg_ipg_clk          V                      clock-controller@59410000            2fsl,imx8qxp-lpcg             YA             h           s                 d             (  esai0_lpcg_extal_clk esai0_lpcg_ipg_clk         V                      clock-controller@59420000            2fsl,imx8qxp-lpcg             YB             h           s                 d             %  spdif0_lpcg_tx_clk spdif0_lpcg_gclkw            V                      clock-controller@59440000            2fsl,imx8qxp-lpcg             YD             h           s                 d             !  sai0_lpcg_mclk sai0_lpcg_ipg_clk            V     >                 clock-controller@59450000            2fsl,imx8qxp-lpcg             YE             h           s                 d             !  sai1_lpcg_mclk sai1_lpcg_ipg_clk            V     ?                  clock-controller@59460000            2fsl,imx8qxp-lpcg             YF             h           s                 d             !  sai2_lpcg_mclk sai2_lpcg_ipg_clk            V     @           !      clock-controller@59470000            2fsl,imx8qxp-lpcg             YG             h           s                 d             !  sai3_lpcg_mclk sai3_lpcg_ipg_clk            V                "      clock-controller@59580000            2fsl,imx8qxp-lpcg             YX             h           s                 d               4  dsp_lpcg_adb_clk dsp_lpcg_ipg_clk dsp_lpcg_core_clk         V                 #      clock-controller@59590000            2fsl,imx8qxp-lpcg             YY             h           s           d           dsp_ram_lpcg_ipg_clk            V                $      dsp@596e8000             2fsl,imx8qxp-dsp          Yn           s   #      $      #           ~ipg ocram core           V                               Btxdb0 txdb1 rxdb0 rxdb1       0  M   %          %         %          %            	  ;disabled          asrc@59800000            2fsl,imx8qm-asrc          Y             "      |         d  s   &      &                                                                             ~mem ipg asrck_0 asrck_1 asrck_2 asrck_3 asrck_4 asrck_5 asrck_6 asrck_7 asrck_8 asrck_9 asrck_a asrck_b asrck_c asrck_d asrck_e asrck_f spba          `     '               '              '              '             '             '                  rxa rxb rxc txa txb txc           @                              V           	  ;disabled          sai@59820000             2fsl,imx8qm-sai           Y             "      I           s   (         (                  ~bus mclk0 mclk1 mclk2 mclk3             '             '   	                rx tx           V           	  ;disabled               +      sai@59830000             2fsl,imx8qm-sai           Y             "      K           s   )         )                  ~bus mclk0 mclk1 mclk2 mclk3            '   
                tx          V           	  ;disabled               ,      amix@59840000            2fsl,imx8qm-audmix            Y             s   *            ~ipg         V                +   ,      	  ;disabled          mqs@59850000             2fsl,imx8qm-mqs           Y             s   -      -          
  ~mclk core           V           	  ;disabled          dma-controller@599f0000          2fsl,imx8qm-edma          Y                                              "      ~                                                                            J         J         L         X  V      l      m      n      o      p      q      r      s      t      u      v           '      clock-controller@59d00000            2fsl,imx8qxp-lpcg             Y             h           s     E           d            aud_rec_clk0_lpcg_clk           V     E           .      clock-controller@59d10000            2fsl,imx8qxp-lpcg             Y             h           s                d            aud_rec_clk1_lpcg_clk           V                /      clock-controller@59d20000            2fsl,imx8qxp-lpcg             Y             h           s     E            d            aud_pll_div_clk0_lpcg_clk           V     E                 clock-controller@59d30000            2fsl,imx8qxp-lpcg             Y             h           s                 d            aud_pll_div_clk1_lpcg_clk           V                      clock-controller@59d50000            2fsl,imx8qxp-lpcg             Y             h           s              d            mclkout0_lpcg_clk           V           clock-controller@59d60000            2fsl,imx8qxp-lpcg             Y             h           s              d            mclkout1_lpcg_clk           V           acm@59e00000             2fsl,imx8qxp-acm          Y             h           V                         E                         >     ?     @                               X  s   .       /                     0   1   2   3   4   5   6   7   8   9   :   ;   <   =       ~aud_rec_clk0_lpcg_clk aud_rec_clk1_lpcg_clk aud_pll_div_clk0_lpcg_clk aud_pll_div_clk1_lpcg_clk ext_aud_mclk0 ext_aud_mclk1 esai0_rx_clk esai0_rx_hf_clk esai0_tx_clk esai0_tx_hf_clk spdif0_rx sai0_rx_bclk sai0_tx_bclk sai1_rx_bclk sai1_tx_bclk sai2_rx_bclk sai3_rx_bclk sai4_rx_bclk                   clock-controller@59c00000            2fsl,imx8qxp-lpcg             Y             h           s           d           asrc1_lpcg_ipg_clk          V                &      clock-controller@59c20000            2fsl,imx8qxp-lpcg             Y             h           s                 d             !  sai4_lpcg_mclk sai4_lpcg_ipg_clk            V                (      clock-controller@59c30000            2fsl,imx8qxp-lpcg             Y             h           s                 d             !  sai5_lpcg_mclk sai5_lpcg_ipg_clk            V                )      clock-controller@59c40000            2fsl,imx8qxp-lpcg             Y             h           s           d            amix_lpcg_ipg_clk           V                *      clock-controller@59c50000            2fsl,imx8qxp-lpcg             Y             h           s                 d             !  mqs0_lpcg_mclk mqs0_lpcg_ipg_clk            V                -         clock-dma-ipg            2fixed-clock         h            '         dma_ipg_clk            L      bus@5a000000             2simple-bus                                   -Z       Z         spi@5a000000             2fsl,imx7ulp-spi          Z                                        "      P                        s   >       >           ~per ipg         1      5           A         V      5            ?              ?                   tx rx         	  ;disabled          spi@5a010000             2fsl,imx7ulp-spi          Z                                       "      Q                        s   @       @           ~per ipg         1      6           A         V      6            ?              ?                  tx rx         	  ;disabled          spi@5a020000             2fsl,imx7ulp-spi          Z                                       "      R                        s   A       A           ~per ipg         1      7           A         V      7            ?              ?                  tx rx         	  ;disabled          spi@5a030000             2fsl,imx7ulp-spi          Z                                       "      S                        s   B       B           ~per ipg         1      8           A         V      8            ?              ?                  tx rx         	  ;disabled          serial@5a060000          Z             "      Y           s   C      C          	  ~ipg baud            1      9           AĴ         V      9        rx tx               ?             ?   	                ;okay             2fsl,imx8qxp-lpuart          default            D               serial@5a070000          Z             "      Z           s   E      E          	  ~ipg baud            1      :           AĴ         V      :        rx tx               ?   
          ?                   ;okay             2fsl,imx8qxp-lpuart          default            F      serial@5a080000          Z             "      [           s   G      G          	  ~ipg baud            1      ;           AĴ         V      ;        rx tx               ?             ?                   ;okay             2fsl,imx8qxp-lpuart          default            H      serial@5a090000          Z	             "      \           s   I      I          	  ~ipg baud            1      <           AĴ         V      <        rx tx               ?             ?                   ;okay             2fsl,imx8qxp-lpuart          default            J      pwm@5a190000             2fsl,imx8qxp-pwm fsl,imx27-pwm            Z             "                  s   K      K            ~ipg per         1                 An6                    V            dma-controller@5a1f0000          2fsl,imx8qm-edma          Z                                   "                                                                                                                                                        V                                                                                              ?      clock-controller@5a400000            2fsl,imx8qxp-lpcg             Z@             h           s      5      L        d                spi0_lpcg_clk spi0_lpcg_ipg_clk         V      5           >      clock-controller@5a410000            2fsl,imx8qxp-lpcg             ZA             h           s      6      L        d                spi1_lpcg_clk spi1_lpcg_ipg_clk         V      6           @      clock-controller@5a420000            2fsl,imx8qxp-lpcg             ZB             h           s      7      L        d                spi2_lpcg_clk spi2_lpcg_ipg_clk         V      7           A      clock-controller@5a430000            2fsl,imx8qxp-lpcg             ZC             h           s      8      L        d                spi3_lpcg_clk spi3_lpcg_ipg_clk         V      8           B      clock-controller@5a460000            2fsl,imx8qxp-lpcg             ZF             h           s      9      L        d             '  uart0_lpcg_baud_clk uart0_lpcg_ipg_clk          V      9           C      clock-controller@5a470000            2fsl,imx8qxp-lpcg             ZG             h           s      :      L        d             '  uart1_lpcg_baud_clk uart1_lpcg_ipg_clk          V      :           E      clock-controller@5a480000            2fsl,imx8qxp-lpcg             ZH             h           s      ;      L        d             '  uart2_lpcg_baud_clk uart2_lpcg_ipg_clk          V      ;           G      clock-controller@5a490000            2fsl,imx8qxp-lpcg             ZI             h           s      <      L        d             '  uart3_lpcg_baud_clk uart3_lpcg_ipg_clk          V      <           I      clock-controller@5a590000            2fsl,imx8qxp-lpcg             ZY             h           s            L        d             (  adma_pwm_lpcg_clk adma_pwm_lpcg_ipg_clk         V                 K      i2c@5a800000             Z    @                                   "                  s   M       M           ~per ipg         1      `           An6         V      `      	  ;disabled          $   2fsl,imx8qxp-lpi2c fsl,imx7ulp-lpi2c       i2c@5a810000             Z    @                                   "                  s   N       N           ~per ipg         1      a           An6         V      a      	  ;disabled          $   2fsl,imx8qxp-lpi2c fsl,imx7ulp-lpi2c       i2c@5a820000             Z    @                                   "                  s   O       O           ~per ipg         1      b           An6         V      b      	  ;disabled          $   2fsl,imx8qxp-lpi2c fsl,imx7ulp-lpi2c       i2c@5a830000             Z    @                                   "                  s   P       P           ~per ipg         1      c           An6         V      c      	  ;disabled          $   2fsl,imx8qxp-lpi2c fsl,imx7ulp-lpi2c       adc@5a880000             2nxp,imx8qxp-adc         (            Z             "                               s   Q       Q           ~per ipg         1      e           An6         V      e      	  ;disabled          adc@5a890000             2nxp,imx8qxp-adc         (            Z             "                               s   R       R           ~per ipg         1      f           An6         V      f      	  ;disabled          can@5a8d0000             2fsl,imx8qm-flexcan           Z             "                               s   S      S            ~ipg per         1      i           AbZ         V      i        :            I          	  ;disabled          can@5a8e0000             2fsl,imx8qm-flexcan           Z             "                               s   S      S            ~ipg per         1      i           AbZ         V      j        :            I         	  ;disabled          can@5a8f0000             2fsl,imx8qm-flexcan           Z             "                               s   S      S            ~ipg per         1      i           AbZ         V      k        :            I         	  ;disabled          dma-controller@5a9f0000          2fsl,imx8qm-edma          Z   	                              `  "                                                                              @  V                                              clock-controller@5ac00000            2fsl,imx8qxp-lpcg             Z             h           s      `      L        d                i2c0_lpcg_clk i2c0_lpcg_ipg_clk         V      `           M      clock-controller@5ac10000            2fsl,imx8qxp-lpcg             Z             h           s      a      L        d                i2c1_lpcg_clk i2c1_lpcg_ipg_clk         V      a           N      clock-controller@5ac20000            2fsl,imx8qxp-lpcg             Z             h           s      b      L        d                i2c2_lpcg_clk i2c2_lpcg_ipg_clk         V      b           O      clock-controller@5ac30000            2fsl,imx8qxp-lpcg             Z             h           s      c      L        d                i2c3_lpcg_clk i2c3_lpcg_ipg_clk         V      c           P      clock-controller@5ac80000            2fsl,imx8qxp-lpcg             Z             h           s      e      L        d                adc0_lpcg_clk adc0_lpcg_ipg_clk         V      e           Q      clock-controller@5ac90000            2fsl,imx8qxp-lpcg             Z             h           s      f      L        d                adc1_lpcg_clk adc1_lpcg_ipg_clk         V      f           R      clock-controller@5acd0000            2fsl,imx8qxp-lpcg             Z             h           s      i      L   L        d                5  can0_lpcg_pe_clk can0_lpcg_ipg_clk can0_lpcg_chi_clk            V      i           S         clock-conn-axi           2fixed-clock         h            CU        conn_axi_clk               e      clock-conn-ahb           2fixed-clock         h            	!        conn_ahb_clk               f      clock-conn-ipg           2fixed-clock         h                    conn_ipg_clk               d      clock-conn-bch           2fixed-clock         h            ׄ         conn_bch_clk          bus@5b000000             2simple-bus                                   -[       [         usb@5b0d0000          -   2fsl,imx7ulp-usb fsl,imx6ul-usb fsl,imx27-usb             [                          "                 W   T        b   U            s   V           n                                  V           	  ;disabled          usbmisc@5b0d0200                     8   2fsl,imx7ulp-usbmisc fsl,imx7d-usbmisc fsl,imx6q-usbmisc          [               U      usbphy@5b100000          2fsl,imx7ulp-usbphy           [             s   V           V           	  ;disabled               T      mmc@5b010000            "                   [             s   W      W      W            ~ipg ahb per         V              ;okay          "   2fsl,imx8qxp-usdhc fsl,imx7d-usdhc                                     1                 A         default            X                                        Y   wifi@1                       2brcm,bcm4329-fmac            mmc@5b020000            "                   [             s   Z      Z      Z            ~ipg ahb per         V                                    ;okay          "   2fsl,imx8qxp-usdhc fsl,imx7d-usdhc           1                 A         default            [                      \            mmc@5b030000            "                   [             s   ]      ]      ]            ~ipg ahb per         V            	  ;disabled          "   2fsl,imx8qxp-usdhc fsl,imx7d-usdhc         ethernet@5b040000            [           0  "                                              s   ^      ^      ^      ^            ~ipg ahb enet_clk_ref ptp            1                          A沀sY@                              V              ;okay          .   2fsl,imx8qxp-fec fsl,imx8qm-fec fsl,imx6sx-fec           default            _      	  /rgmii-id            8   `         C   mdio                                 ethernet-phy@0           2ethernet-phy-ieee802.3-c22                          `            ethernet@5b050000            [           0  "                                             s   a      a      a      a            ~ipg ahb enet_clk_ref ptp            1                          A沀sY@                              V            	  ;disabled          .   2fsl,imx8qxp-fec fsl,imx8qm-fec fsl,imx6sx-fec         usb@5b110000             2fsl,imx8qm-usb3          [                                       -      (  s   b      b       b      b      b           ~lpm bus aclk ipg core           1                A沀        V           	  ;disabled       usb@5b120000          
   2cdns,usb3            [     [     [             Totg xhci dev                       0  "                                            ^host peripheral otg wakeup          n   c        scdns3,usb3-phy          }         	  ;disabled             usb-phy@5b160000             2nxp,salvo-phy            [             s   b           ~salvo_phy_clk           V                       	  ;disabled               c      clock-controller@5b200000            2fsl,imx8qxp-lpcg             [              h           s            d   e        d                9  sdhc0_lpcg_per_clk sdhc0_lpcg_ipg_clk sdhc0_lpcg_ahb_clk            V                 W      clock-controller@5b210000            2fsl,imx8qxp-lpcg             [!             h           s            d   e        d                9  sdhc1_lpcg_per_clk sdhc1_lpcg_ipg_clk sdhc1_lpcg_ahb_clk            V                 Z      clock-controller@5b220000            2fsl,imx8qxp-lpcg             ["             h           s            d   e        d                9  sdhc2_lpcg_per_clk sdhc2_lpcg_ipg_clk sdhc2_lpcg_ahb_clk            V                 ]      clock-controller@5b230000            2fsl,imx8qxp-lpcg             [#             h         0  s                     e            d   d        d                           enet0_lpcg_timer_clk enet0_lpcg_txc_sampling_clk enet0_lpcg_ahb_clk enet0_lpcg_rgmii_txc_clk enet0_lpcg_ipg_clk enet0_lpcg_ipg_s_clk            V                 ^      clock-controller@5b240000            2fsl,imx8qxp-lpcg             [$             h         0  s                     e            d   d        d                           enet1_lpcg_timer_clk enet1_lpcg_txc_sampling_clk enet1_lpcg_ahb_clk enet1_lpcg_rgmii_txc_clk enet1_lpcg_ipg_clk enet1_lpcg_ipg_s_clk            V                 a      clock-controller@5b270000            2fsl,imx8qxp-lpcg             ['             h           s   f   d        d            "  usboh3_ahb_clk usboh3_phy_ipg_clk           V                V      clock-controller@5b280000            2fsl,imx8qxp-lpcg             [(             h           d                         0  s                   d   d   d              M  usb3_app_clk usb3_lpm_clk usb3_ipg_clk usb3_core_pclk usb3_phy_clk usb3_aclk            V                b      clock-controller@5b290000            2fsl,imx8qxp-lpcg             [)             h            s     	        	      e   e        d                   '  gpmi_bch gpmi_io gpmi_apb gpmi_bch_apb          V     	           h      clock-controller@5b290004            2fsl,imx8qxp-lpcg             [)            h           s   e        d           apbhdma_hclk            V     	           g      dma-controller@5b810000       (   2fsl,imx8qxp-dma-apbh fsl,imx28-dma-apbh          [            0  "                                                                  s   g            V     	           i      nand-controller@5b812000             2fsl,imx8qxp-gpmi-nand            [      [@             Tgpmi-nand bch                                     "                 ^bch          s   h      h      h       h         '  ~gpmi_io gpmi_apb gpmi_bch gpmi_bch_apb             i            rx-tx           V     	        1     	           A      	  ;disabled             bus@5c000000             2simple-bus                                   -\       \         ddr-pmu@5c020000             2fsl,imx8-ddr-pmu             \             "                   clock-lsio-bus           2fixed-clock         h                     lsio_bus_clk               o      bus@5d000000             2simple-bus                                    -]       ]                      pwm@5d000000             2fsl,imx27-pwm            ]              ~ipg per         s   j      j           1                 An6                    "       ^         	  ;disabled          pwm@5d010000             2fsl,imx27-pwm            ]             ~ipg per         s   k      k           1                 An6                    "       _         	  ;disabled          pwm@5d020000             2fsl,imx27-pwm            ]             ~ipg per         s   l      l           1                 An6                    "       `         	  ;disabled          pwm@5d030000             2fsl,imx27-pwm            ]             ~ipg per         s   m      m           1                 An6                    "       a         	  ;disabled          gpio@5d080000            ]             "                                                          V                2fsl,imx8qxp-gpio fsl,imx35-gpio       P     n      8      n      E      n      K      n      P      n      R              q      gpio@5d090000            ]	             "                                                          V                2fsl,imx8qxp-gpio fsl,imx35-gpio       0     n       Y   	   n   	   c      n      t         gpio@5d0a0000            ]
             "                                                          V                2fsl,imx8qxp-gpio fsl,imx35-gpio       0     n       {      n      ~      n               gpio@5d0b0000            ]             "                                                          V                2fsl,imx8qxp-gpio fsl,imx35-gpio       0     n             n            n                    s      gpio@5d0c0000            ]             "                                                          V                2fsl,imx8qxp-gpio fsl,imx35-gpio            n              n            n      	      n            n            n            n            n      %              \      gpio@5d0d0000            ]             "                                                          V                2fsl,imx8qxp-gpio fsl,imx35-gpio       0     n       (      n      ,      n   	   3         gpio@5d0e0000            ]             "                                                          V                2fsl,imx8qxp-gpio fsl,imx35-gpio       gpio@5d0f0000            ]             "                                                          V                2fsl,imx8qxp-gpio fsl,imx35-gpio       spi@5d120000                                       2nxp,imx8qxp-fspi             ]                   Tfspi_base fspi_mmap         "       \           s                          ~fspi_en fspi            V            	  ;disabled          mailbox@5d1b0000             ]             "                  r         	  ;disabled             2fsl,imx8qxp-mu fsl,imx6sx-mu          mailbox@5d1c0000             ]             "                  r         -   2fsl,imx8-mu-scu fsl,imx8qxp-mu fsl,imx6sx-mu                     mailbox@5d1d0000             ]             "                  r         	  ;disabled          -   2fsl,imx8-mu-scu fsl,imx8qxp-mu fsl,imx6sx-mu          mailbox@5d1e0000             ]             "                  r         	  ;disabled          -   2fsl,imx8-mu-scu fsl,imx8qxp-mu fsl,imx6sx-mu          mailbox@5d1f0000             ]             "                  r         	  ;disabled          -   2fsl,imx8-mu-scu fsl,imx8qxp-mu fsl,imx6sx-mu          mailbox@5d200000             ]              "                  r           V            	  ;disabled             2fsl,imx8qxp-mu fsl,imx6sx-mu          mailbox@5d210000             ]!             "                  r           V            	  ;disabled             2fsl,imx8qxp-mu fsl,imx6sx-mu          mailbox@5d280000             ](             "                  r           V               2fsl,imx8qxp-mu fsl,imx6sx-mu               %      clock-controller@5d400000            2fsl,imx8qxp-lpcg             ]@             h         4  s                              o                 d                      h  pwm0_lpcg_ipg_clk pwm0_lpcg_ipg_hf_clk pwm0_lpcg_ipg_s_clk pwm0_lpcg_ipg_slv_clk pwm0_lpcg_ipg_mstr_clk         V                 j      clock-controller@5d410000            2fsl,imx8qxp-lpcg             ]A             h         4  s                              o                 d                      h  pwm1_lpcg_ipg_clk pwm1_lpcg_ipg_hf_clk pwm1_lpcg_ipg_s_clk pwm1_lpcg_ipg_slv_clk pwm1_lpcg_ipg_mstr_clk         V                 k      clock-controller@5d420000            2fsl,imx8qxp-lpcg             ]B             h         4  s                              o                 d                      h  pwm2_lpcg_ipg_clk pwm2_lpcg_ipg_hf_clk pwm2_lpcg_ipg_s_clk pwm2_lpcg_ipg_slv_clk pwm2_lpcg_ipg_mstr_clk         V                 l      clock-controller@5d430000            2fsl,imx8qxp-lpcg             ]C             h         4  s                              o                 d                      h  pwm3_lpcg_ipg_clk pwm3_lpcg_ipg_hf_clk pwm3_lpcg_ipg_s_clk pwm3_lpcg_ipg_slv_clk pwm3_lpcg_ipg_mstr_clk         V                 m      clock-controller@5d440000            2fsl,imx8qxp-lpcg             ]D             h         4  s                              o                 d                      h  pwm4_lpcg_ipg_clk pwm4_lpcg_ipg_hf_clk pwm4_lpcg_ipg_s_clk pwm4_lpcg_ipg_slv_clk pwm4_lpcg_ipg_mstr_clk         V            clock-controller@5d450000            2fsl,imx8qxp-lpcg             ]E             h         4  s                              o                 d                      h  pwm5_lpcg_ipg_clk pwm5_lpcg_ipg_hf_clk pwm5_lpcg_ipg_s_clk pwm5_lpcg_ipg_slv_clk pwm5_lpcg_ipg_mstr_clk         V            clock-controller@5d460000            2fsl,imx8qxp-lpcg             ]F             h         4  s                              o                 d                      h  pwm6_lpcg_ipg_clk pwm6_lpcg_ipg_hf_clk pwm6_lpcg_ipg_s_clk pwm6_lpcg_ipg_slv_clk pwm6_lpcg_ipg_mstr_clk         V            clock-controller@5d470000            2fsl,imx8qxp-lpcg             ]G             h         4  s                              o                 d                      h  pwm7_lpcg_ipg_clk pwm7_lpcg_ipg_hf_clk pwm7_lpcg_ipg_s_clk pwm7_lpcg_ipg_slv_clk pwm7_lpcg_ipg_mstr_clk         V               chosen          /bus@5a000000/serial@5a080000         memory@80000000          memory                               leds          
   2gpio-leds           default            p   user-led1           green:user1            \             
  heartbeat         user-led2           green:user2            q               none          user-led3           green:user3            q               mmc1            off       user-led4           green:user4            \                        none          wlan-active-led         yellow:wlan            \               phy0tx          off       bt-active-led           blue:bt            \               hci0-power          off          sdio-pwrseq          2mmc-pwrseq-simple           default            r           s                 Y         	interrupt-parent #address-cells #size-cells model compatible ethernet0 ethernet1 gpio0 gpio1 gpio2 gpio3 gpio4 gpio5 gpio6 gpio7 i2c0 i2c1 i2c2 i2c3 mmc0 mmc1 mmc2 mu0 mu1 mu2 mu3 mu4 serial0 serial1 serial2 serial3 vpu-core0 vpu-core1 device_type reg enable-method i-cache-size i-cache-line-size i-cache-sets d-cache-size d-cache-line-size d-cache-sets next-level-cache clocks operating-points-v2 #cooling-cells phandle cache-level cache-unified opp-shared opp-hz opp-microvolt clock-latency-ns opp-suspend #interrupt-cells interrupt-controller interrupts ranges no-map status mbox-names mboxes #power-domain-cells #clock-cells fsl,pins linux,keycodes timeout-sec #thermal-sensor-cells clock-frequency clock-output-names polling-delay-passive polling-delay thermal-sensors temperature hysteresis trip cooling-device assigned-clocks assigned-clock-rates power-domains clock-indices #mbox-cells clock-names dmas dma-names fsl,asrc-rate fsl,asrc-width fsl,asrc-clk-map #dma-cells dma-channels dma-channel-mask dais pinctrl-names pinctrl-0 uart-has-rtscts #pwm-cells #io-channel-cells fsl,clk-source fsl,scu-index fsl,usbphy fsl,usbmisc ahb-burst-config tx-burst-size-dword rx-burst-size-dword #index-cells bus-width no-sd non-removable mmc-pwrseq fsl,tuning-start-tap fsl,tuning-step cd-gpios fsl,num-tx-queues fsl,num-rx-queues phy-mode phy-handle fsl,magic-packet reg-names interrupt-names phys phy-names cdns,on-chip-buff-size #phy-cells gpio-controller #gpio-cells gpio-ranges stdout-path label linux,default-trigger default-state panic-indicator reset-gpios 