 Bh   8 2   (             2|                                                      3   ti,dra718-evm ti,dra718 ti,dra722 ti,dra72 ti,dra7           &            7TI DRA718 EVM      chosen        B   =/ocp/interconnect@48000000/segment@0/target-module@6a000/serial@0         aliases       ?   I/ocp/interconnect@48000000/segment@0/target-module@70000/i2c@0        ?   N/ocp/interconnect@48000000/segment@0/target-module@72000/i2c@0        ?   S/ocp/interconnect@48000000/segment@0/target-module@60000/i2c@0        ?   X/ocp/interconnect@48000000/segment@0/target-module@7a000/i2c@0        ?   ]/ocp/interconnect@48000000/segment@0/target-module@7c000/i2c@0        B   b/ocp/interconnect@48000000/segment@0/target-module@6a000/serial@0         B   j/ocp/interconnect@48000000/segment@0/target-module@6c000/serial@0         B   r/ocp/interconnect@48000000/segment@0/target-module@20000/serial@0         B   z/ocp/interconnect@48000000/segment@0/target-module@6e000/serial@0         B   /ocp/interconnect@48000000/segment@0/target-module@66000/serial@0         B   /ocp/interconnect@48000000/segment@0/target-module@68000/serial@0         B   /ocp/interconnect@48400000/segment@0/target-module@20000/serial@0         B   /ocp/interconnect@48400000/segment@0/target-module@22000/serial@0         B   /ocp/interconnect@48400000/segment@0/target-module@24000/serial@0         E   /ocp/interconnect@4ae00000/segment@20000/target-module@b000/serial@0          X   /ocp/interconnect@48400000/segment@0/target-module@84000/switch@0/ethernet-ports/port@1       X   /ocp/interconnect@48400000/segment@0/target-module@84000/switch@0/ethernet-ports/port@2       B   /ocp/interconnect@4ae00000/segment@30000/target-module@c000/can@0         ?   /ocp/interconnect@48400000/segment@0/target-module@80000/can@0        "   /ocp/target-module@4b300000/spi@0            /ocp/ipu@58820000            /ocp/ipu@55020000            /ocp/dsp@40800000            /connector        timer            arm,armv7-timer       	   disabled          0                                 
           &         interrupt-controller@48211000            arm,cortex-a15-gic           	                 @  /    H!            H!              H!@             H!`                        	           &           3         interrupt-controller@48281000         &   ti,omap5-wugen-mpu ti,omap4-wugen-mpu            	                   /    H(                 &           3   
      cpus                                 cpu@0           ;cpu          arm,cortex-a15          /            G           [           bcpu         n         |                      3           opp-table            operating-points-v2-ti-cpu                     3      opp-1000000000              ;          , P 0 , P 0                             opp-1176000000              FV          @  @ @  @                    opp-1500000000              Yh/          v ~  v ~                        ocp          simple-pm-bus                      [              	                                                                                l3-noc@44000000          ti,dra7-l3-noc          /D      E                               
       
         interconnect@4a000000            ti,dra7-l4-cfg simple-pm-bus                       [                   bfck         /J      J     J           
  ap la ia0                                  $      J         J         J                  segment@0            simple-pm-bus                                 \                                             @   @      P   P      `   `                        `  `     p  p                                      
   
      
  
                                                 @  @     P  P     `  `     p  p     	   	      	  	       target-module@2000           ti,sysc-omap4 ti,sysc           /               rev                                                 scm@0            ti,dra7-scm-core simple-bus         /                                                        scm_conf@0           syscon simple-bus           /                                                           3      pbias_regulator@e00          ti,pbias-dra7 ti,pbias-omap         /                    pbias_mmc_omap5         pbias_mmc_omap5          w@        4 2Z        3            phy-gmii-sel@554             ti,dra7xx-phy-gmii-sel          /  T           L           3         clocks                               clock-dss-deshdcp-0@558         W             ti,gate-clock           ddss_deshdcp_clk         [           w            /  X      clock-ehrpwm0-tbclk-20@558          W             ti,gate-clock           dehrpwm0_tbclk           [           w           /  X        3         clock-ehrpwm1-tbclk-21@558          W             ti,gate-clock           dehrpwm1_tbclk           [           w           /  X        3         clock-ehrpwm2-tbclk-22@558          W             ti,gate-clock           dehrpwm2_tbclk           [           w           /  X        3         clock-sys-32k@6c4           W             ti,mux-clock            dsys_32k_ck          [                    w           /          3   T            pinmux@1400          ti,dra7-padconf pinctrl-single          /     h                                                         	                    ?        3      dcan1-default-pins                           3         dcan1-sleep-pins                            3         mmc1-default-no-clk-pu-pins       0    T     X     \     `     d     h           3         mmc1-default-pins         0    T     X     \     `     d     h         mmc1-sdr12-pins       0    T     X     \     `     d     h           3         mmc1-hs-pins          0    T     X     \     `     d     h           3         mmc1-sdr25-pins       0    T     X     \     `     d     h           3         mmc1-sdr50-pins       0    T   X   \   `   d   h         3         mmc1-ddr50-rev10-pins         0    T   X   \   `   d   h       mmc1-ddr50-rev20-pins         0    T    X    \    `    d    h          3         mmc1-sdr104-pins          0    T    X    \    `    d    h          3         mmc2-default-pins         P                                                            3         mmc2-hs-pins          P                                                            3         mmc2-ddr-rev10-pins       P                                                          mmc2-ddr-rev20-pins       P                                                  3         mmc2-hs200-pins       P                                                  3         mmc4-default-pins         0                                  3            scm_conf@1c04            syscon          /                         3         scm_conf@1c24            syscon          /  $   $        3   c      dma-router@b78           ti,dra7-dma-crossbar            /  x                                                        3         dma-router@c78           ti,dra7-dma-crossbar            /  x   |                                                     3               target-module@5000           ti,sysc-omap4 ti,sysc           /  P            rev                                        P       cm_core_aon@0            ti,dra7-cm-core-aon simple-bus                                   /                               clocks                               clock-atl-clkin0            W             ti,dra7-atl-clock           datl_clkin0_ck           [                  3         clock-atl-clkin1            W             ti,dra7-atl-clock           datl_clkin1_ck           [                  3         clock-atl-clkin2            W             ti,dra7-atl-clock           datl_clkin2_ck           [                  3         clock-atl-clkin3            W             ti,dra7-atl-clock           datl_clkin3_ck           [                  3         clock-hdmi-clkin            W             fixed-clock         dhdmi_clkin_ck           $            3   4      clock-mlb-clkin         W             fixed-clock         dmlb_clkin_ck            $            3         clock-mlbp-clkin            W             fixed-clock         dmlbp_clkin_ck           $            3         clock-pciesref-acs          W             fixed-clock         dpciesref_acs_clk_ck         $         3   D      clock-ref-clkin0            W             fixed-clock         dref_clkin0_ck           $          clock-ref-clkin1            W             fixed-clock         dref_clkin1_ck           $          clock-ref-clkin2            W             fixed-clock         dref_clkin2_ck           $          clock-ref-clkin3            W             fixed-clock         dref_clkin3_ck           $          clock-rmii          W             fixed-clock         drmii_clk_ck         $          clock-sdvenc-clkin          W             fixed-clock         dsdvenc_clkin_ck         $          clock-secure-32k-clk-src            W             fixed-clock         dsecure_32k_clk_src_ck           $           3   }      clock-sys-clk32-crystal         W             fixed-clock         dsys_clk32_crystal_ck            $           3         clock-sys-clk32-pseudo          W             fixed-factor-clock          dsys_clk32_pseudo_ck         [           4           ?  b        3         clock-virt-12000000         W             fixed-clock         dvirt_12000000_ck            $          3   k      clock-virt-13000000         W             fixed-clock         dvirt_13000000_ck            $ ]@      clock-virt-16800000         W             fixed-clock         dvirt_16800000_ck            $ Y         3   m      clock-virt-19200000         W             fixed-clock         dvirt_19200000_ck            $$         3   n      clock-virt-20000000         W             fixed-clock         dvirt_20000000_ck            $1-         3   l      clock-virt-26000000         W             fixed-clock         dvirt_26000000_ck            $        3   o      clock-virt-27000000         W             fixed-clock         dvirt_27000000_ck            $        3   p      clock-virt-38400000         W             fixed-clock         dvirt_38400000_ck            $I         3   q      clock-sys-clkin2            W             fixed-clock         dsys_clkin2          $X         3   r      clock-usb-otg-clkin         W             fixed-clock         dusb_otg_clkin_ck            $            3   z      clock-video1-clkin          W             fixed-clock         dvideo1_clkin_ck         $            3   >      clock-video1-m2-clkin           W             fixed-clock         dvideo1_m2_clkin_ck          $            3   3      clock-video2-clkin          W             fixed-clock         dvideo2_clkin_ck         $            3   ?      clock-video2-m2-clkin           W             fixed-clock         dvideo2_m2_clkin_ck          $            3   2      clock@1e0           W             ti,omap4-dpll-m4xen-clock           ddpll_abe_ck         [              /                3         clock-dpll-abe-x2           W             ti,omap4-dpll-x2-clock          ddpll_abe_x2_ck          [           3         clock-dpll-abe-m2x2-8@1f0           W             ti,divider-clock            ddpll_abe_m2x2_ck            [           I           T           /           f         }        3         clock-abe@108           W             ti,divider-clock            dabe_clk         [           I           /                   3   t      clock-dpll-abe-m2-8@1f0         W             ti,divider-clock            ddpll_abe_m2_ck          [           I           T           /           f         }        3   v      clock-dpll-abe-m3x2-8@1f4           W             ti,divider-clock            ddpll_abe_m3x2_ck            [           I           T           /           f         }        3         clock@12c         
   ti,clksel           /  ,        W                                clock@23            /            ti,mux-clock            ddpll_core_byp_mux           [              W            3            clock@120           W             ti,omap4-dpll-core-clock            ddpll_core_ck            [              /     $  ,  (        3         clock-dpll-core-x2          W             ti,omap4-dpll-x2-clock          ddpll_core_x2_ck         [           3         clock-dpll-core-h12x2-8@13c         W             ti,divider-clock            ddpll_core_h12x2_ck          [           I   ?        T           /  <         f         }        3         clock-mpu-dpll-hs-clk-div           W             fixed-factor-clock          dmpu_dpll_hs_clk_div         [           4           ?           3          clock@160           W             ti,omap5-mpu-dpll-clock         ddpll_mpu_ck         [               /  `  d  l  h        3         clock-dpll-mpu-m2-8@170         W             ti,divider-clock            ddpll_mpu_m2_ck          [           I           T           /  p         f         }        3   !      clock-mpu-dclk-div          W             fixed-factor-clock          dmpu_dclk_div            [   !        4           ?           3         clock-dsp-dpll-hs-clk-div           W             fixed-factor-clock          ddsp_dpll_hs_clk_div         [           4           ?           3   "      clock@240         
   ti,clksel           /  @        W                                clock@23            /            ti,mux-clock            ddpll_dsp_byp_mux            [      "        W            3   #         clock@234           W             ti,omap4-dpll-clock         ddpll_dsp_ck         [      #        /  4  8  @  <           $        #F         3   $      clock-dpll-dsp-m2-8@244         W             ti,divider-clock            ddpll_dsp_m2_ck          [   $        I           T           /  D         f         }           %        #F         3   %      clock-iva-dpll-hs-clk-div           W             fixed-factor-clock          diva_dpll_hs_clk_div         [           4           ?           3   &      clock@1ac         
   ti,clksel           /          W                                clock@23            /            ti,mux-clock            ddpll_iva_byp_mux            [      &        W            3   '         clock@1a0           W             ti,omap4-dpll-clock         ddpll_iva_ck         [      '        /                   (        Ep}@        3   (      clock-dpll-iva-m2-8@1b0         W             ti,divider-clock            ddpll_iva_m2_ck          [   (        I           T           /           f         }           )        %        3   )      clock-iva-dclk          W             fixed-factor-clock        	  diva_dclk            [   )        4           ?           3         clock@2e4         
   ti,clksel           /          W                                clock@23            /            ti,mux-clock            ddpll_gpu_byp_mux            [              W            3   *         clock@2d8           W             ti,omap4-dpll-clock         ddpll_gpu_ck         [      *        /                   +        Ly@        3   +      clock-dpll-gpu-m2-8@2e8         W             ti,divider-clock            ddpll_gpu_m2_ck          [   +        I           T           /           f         }           ,        _(k        3   ,      clock-dpll-core-m2-8@130            W             ti,divider-clock            ddpll_core_m2_ck         [           I           T           /  0         f         }        3   -      clock-core-dpll-out-dclk-div            W             fixed-factor-clock          dcore_dpll_out_dclk_div          [   -        4           ?           3         clock@21c         
   ti,clksel           /          W                                clock@23            /            ti,mux-clock            ddpll_ddr_byp_mux            [              W            3   .         clock@210           W             ti,omap4-dpll-clock         ddpll_ddr_ck         [      .        /                3   /      clock-dpll-ddr-m2-8@220         W             ti,divider-clock            ddpll_ddr_m2_ck          [   /        I           T           /            f         }        3   w      clock@2b4         
   ti,clksel           /          W                                clock@23            /            ti,mux-clock            ddpll_gmac_byp_mux           [              W            3   0         clock@2a8           W             ti,omap4-dpll-clock         ddpll_gmac_ck            [      0        /                3   1      clock-dpll-gmac-m2-8@2b8            W             ti,divider-clock            ddpll_gmac_m2_ck         [   1        I           T           /           f         }        3   x      clock-video2-dclk-div           W             fixed-factor-clock          dvideo2_dclk_div         [   2        4           ?           3         clock-video1-dclk-div           W             fixed-factor-clock          dvideo1_dclk_div         [   3        4           ?           3         clock-hdmi-dclk-div         W             fixed-factor-clock          dhdmi_dclk_div           [   4        4           ?           3         clock-per-dpll-hs-clk-div           W             fixed-factor-clock          dper_dpll_hs_clk_div         [           4           ?           3   G      clock-usb-dpll-hs-clk-div           W             fixed-factor-clock          dusb_dpll_hs_clk_div         [           4           ?           3   K      clock-eve-dpll-hs-clk-div           W             fixed-factor-clock          deve_dpll_hs_clk_div         [           4           ?           3   5      clock@290         
   ti,clksel           /          W                                clock@23            /            ti,mux-clock            ddpll_eve_byp_mux            [      5        W            3   6         clock@284           W             ti,omap4-dpll-clock         ddpll_eve_ck         [      6        /                3   7      clock-dpll-eve-m2-8@294         W             ti,divider-clock            ddpll_eve_m2_ck          [   7        I           T           /           f         }        3   8      clock-eve-dclk-div          W             fixed-factor-clock          deve_dclk_div            [   8        4           ?           3         clock-dpll-core-h13x2-8@140         W             ti,divider-clock            ddpll_core_h13x2_ck          [           I   ?        T           /  @         f         }      clock-dpll-core-h14x2-8@144         W             ti,divider-clock            ddpll_core_h14x2_ck          [           I   ?        T           /  D         f         }        3   U      clock-dpll-core-h22x2-8@154         W             ti,divider-clock            ddpll_core_h22x2_ck          [           I   ?        T           /  T         f         }        3   A      clock-dpll-core-h23x2-8@158         W             ti,divider-clock            ddpll_core_h23x2_ck          [           I   ?        T           /  X         f         }        3   Z      clock-dpll-core-h24x2-8@15c         W             ti,divider-clock            ddpll_core_h24x2_ck          [           I   ?        T           /  \         f         }      clock-dpll-ddr-x2           W             ti,omap4-dpll-x2-clock          ddpll_ddr_x2_ck          [   /        3   9      clock-dpll-ddr-h11x2-8@228          W             ti,divider-clock            ddpll_ddr_h11x2_ck           [   9        I   ?        T           /  (         f         }      clock-dpll-dsp-x2           W             ti,omap4-dpll-x2-clock          ddpll_dsp_x2_ck          [   $        3   :      clock-dpll-dsp-m3x2-8@248           W             ti,divider-clock            ddpll_dsp_m3x2_ck            [   :        I           T           /  H         f         }           ;        ׄ         3   ;      clock-dpll-gmac-x2          W             ti,omap4-dpll-x2-clock          ddpll_gmac_x2_ck         [   1        3   <      clock-dpll-gmac-h11x2-8@2c0         W             ti,divider-clock            ddpll_gmac_h11x2_ck          [   <        I   ?        T           /           f         }        3   =      clock-dpll-gmac-h12x2-8@2c4         W             ti,divider-clock            ddpll_gmac_h12x2_ck          [   <        I   ?        T           /           f         }      clock-dpll-gmac-h13x2-8@2c8         W             ti,divider-clock            ddpll_gmac_h13x2_ck          [   <        I   ?        T           /           f         }      clock-dpll-gmac-m3x2-8@2bc          W             ti,divider-clock            ddpll_gmac_m3x2_ck           [   <        I           T           /           f         }      clock-gmii-m-clk-div            W             fixed-factor-clock          dgmii_m_clk_div          [   =        4           ?         clock-hdmi-clk2-div         W             fixed-factor-clock          dhdmi_clk2_div           [   4        4           ?         clock-hdmi-div          W             fixed-factor-clock          dhdmi_div_clk            [   4        4           ?         clock@100         
   ti,clksel           /           W                                clock@4         /            ti,divider-clock            dl3_iclk_div         I           [                    W            3            clock-l4-root-clk-div           W             fixed-factor-clock          dl4_root_clk_div         [           4           ?           3         clock-video1-clk2-div           W             fixed-factor-clock          dvideo1_clk2_div         [   >        4           ?         clock-video1-div            W             fixed-factor-clock          dvideo1_div_clk          [   >        4           ?         clock-video2-clk2-div           W             fixed-factor-clock          dvideo2_clk2_div         [   ?        4           ?         clock-video2-div            W             fixed-factor-clock          dvideo2_div_clk          [   ?        4           ?         clock-dummy         W             fixed-clock       	  ddummy_ck            $             clockdomains          clock@300            ti,omap4-cm         dmpu_cm          /                                                    clock@20             ti,clkctrl          dmpu_clkctrl         /               W           3            clock@400            ti,omap4-cm         ddsp1_cm         /                                                    clock@20             ti,clkctrl          ddsp1_clkctrl            /               W           3            clock@500            ti,omap4-cm         dipu_cm          /                                                    clock@20             ti,clkctrl          dipu1_clkctrl            /               W              @                  A        3   @      clock@50             ti,clkctrl          dipu_clkctrl         /   P   4        W           3            clock@600            ti,omap4-cm         ddsp2_cm         /                                                    clock@20             ti,clkctrl          ddsp2_clkctrl            /               W            clock@700            ti,omap4-cm         drtc_cm          /      `                                           `   clock@20             ti,clkctrl          drtc_clkctrl         /       (        W           3            clock@760            ti,omap4-cm         dvpe_cm          /  `                                          `      clock@0          ti,clkctrl          dvpe_clkctrl         /               W           3                  target-module@8000           ti,sysc-omap4 ti,sysc           /              rev                                                cm_core@0            ti,dra7-cm-core simple-bus                                   /      0                   0    clocks                               clock@200           W             ti,omap4-dpll-clock         ddpll_pcie_ref_ck            [              /                 3   B      clock-dpll-pcie-ref-m2ldo-8@210         W             ti,divider-clock            ddpll_pcie_ref_m2ldo_ck          [   B        I           T           /           f         }        3   C      clock-apll-pcie-in-clk-mux-7@4ae06118            ti,mux-clock            dapll_pcie_in_clk_mux            [   C   D        W            /             w           3   E      clock@21c           W             ti,dra7-apll-clock          dapll_pcie_ck            [   E   B        /             3   F      clock-optfclk-pciephy-div-8@4a00821c             ti,divider-clock            doptfclk_pciephy_div         [   F        W            /                        w           I           3   e      clock-apll-pcie-clkvcoldo           W             fixed-factor-clock          dapll_pcie_clkvcoldo         [   F        4           ?         clock-apll-pcie-clkvcoldo-div           W             fixed-factor-clock          dapll_pcie_clkvcoldo_div         [   F        4           ?         clock-apll-pcie-m2          W             fixed-factor-clock          dapll_pcie_m2_ck         [   F        4           ?           3   |      clock@14c         
   ti,clksel           /  L        W                                clock@23            /            ti,mux-clock            ddpll_per_byp_mux            [      G        W            3   H         clock@140           W             ti,omap4-dpll-clock         ddpll_per_ck         [      H        /  @  D  L  H        3   I      clock-dpll-per-m2-8@150         W             ti,divider-clock            ddpll_per_m2_ck          [   I        I           T           /  P         f         }        3   J      clock-func-96m-aon-dclk-div         W             fixed-factor-clock          dfunc_96m_aon_dclk_div           [   J        4           ?           3         clock@18c         
   ti,clksel           /          W                                clock@23            /            ti,mux-clock            ddpll_usb_byp_mux            [      K        W            3   L         clock@180           W             ti,omap4-dpll-j-type-clock          ddpll_usb_ck         [      L        /                3   M      clock-dpll-usb-m2-8@190         W             ti,divider-clock            ddpll_usb_m2_ck          [   M        I           T           /           f         }        3   Q      clock-dpll-pcie-ref-m2-8@210            W             ti,divider-clock            ddpll_pcie_ref_m2_ck         [   B        I           T           /           f         }        3   {      clock-dpll-per-x2           W             ti,omap4-dpll-x2-clock          ddpll_per_x2_ck          [   I        3   N      clock-dpll-per-h11x2-8@158          W             ti,divider-clock            ddpll_per_h11x2_ck           [   N        I   ?        T           /  X         f         }        3   O      clock-dpll-per-h12x2-8@15c          W             ti,divider-clock            ddpll_per_h12x2_ck           [   N        I   ?        T           /  \         f         }      clock-dpll-per-h13x2-8@160          W             ti,divider-clock            ddpll_per_h13x2_ck           [   N        I   ?        T           /  `         f         }      clock-dpll-per-h14x2-8@164          W             ti,divider-clock            ddpll_per_h14x2_ck           [   N        I   ?        T           /  d         f         }        3   V      clock-dpll-per-m2x2-8@150           W             ti,divider-clock            ddpll_per_m2x2_ck            [   N        I           T           /  P         f         }        3   P      clock-dpll-usb-clkdcoldo            W             fixed-factor-clock          ddpll_usb_clkdcoldo          [   M        4           ?           3   S      clock-func-128m         W             fixed-factor-clock          dfunc_128m_clk           [   O        4           ?         clock-func-12m-fclk         W             fixed-factor-clock          dfunc_12m_fclk           [   P        4           ?         clock-func-24m          W             fixed-factor-clock          dfunc_24m_clk            [   J        4           ?         clock-func-48m-fclk         W             fixed-factor-clock          dfunc_48m_fclk           [   P        4           ?         clock-func-96m-fclk         W             fixed-factor-clock          dfunc_96m_fclk           [   P        4           ?         clock-l3init-60m@104            W             ti,divider-clock            dl3init_60m_fclk         [   Q        /                      clock-clkout2-8@6b0         W             ti,gate-clock           dclkout2_clk         [   R        w           /        clock-l3init-960m-gfclk-8@6c0           W             ti,gate-clock           dl3init_960m_gfclk           [   S        w           /        clock-usb-phy1-always-on-clk32k-8@640           W             ti,gate-clock           dusb_phy1_always_on_clk32k           [   T        w           /  @        3   _      clock-usb-phy2-always-on-clk32k-8@688           W             ti,gate-clock           dusb_phy2_always_on_clk32k           [   T        w           /          3   a      clock-usb-phy3-always-on-clk32k-8@698           W             ti,gate-clock           dusb_phy3_always_on_clk32k           [   T        w           /          3   b      clock-gpu-core-gclk-mux-24@1220         W             ti,mux-clock            dgpu_core_gclk_mux           [   U   V   ,        w           /              W           ,        3   W      clock-gpu-hyd-gclk-mux-26@1220          W             ti,mux-clock            dgpu_hyd_gclk_mux            [   U   V   ,        w           /              X           ,        3   X      clock-l3instr-ts-gclk-div-24@e50            W             ti,divider-clock            dl3instr_ts_gclk_div         [   Y        w           /  P                        clock-vip1-gclk-mux-24@1020         W             ti,mux-clock            dvip1_gclk_mux           [      Z        w           /         clock-vip2-gclk-mux-24@1028         W             ti,mux-clock            dvip2_gclk_mux           [      Z        w           /  (      clock-vip3-gclk-mux-24@1030         W             ti,mux-clock            dvip3_gclk_mux           [      Z        w           /  0         clockdomains       clock-coreaon-clkdm          ti,clockdomain          dcoreaon_clkdm           [   M         clock@600            ti,omap4-cm         dcoreaon_cm          /                                                    clock@20             ti,clkctrl          dcoreaon_clkctrl         /               W           3   f         clock@700            ti,omap4-cm         dl3main1_cm          /                                                    clock@20             ti,clkctrl          dl3main1_clkctrl         /       t        W           3            clock@900            ti,omap4-cm         dipu2_cm         /  	                                           	       clock@20             ti,clkctrl          dipu2_clkctrl            /               W           3            clock@a00            ti,omap4-cm         ddma_cm          /  
                                           
       clock@20             ti,clkctrl          ddma_clkctrl         /               W           3   ]         clock@b00            ti,omap4-cm         demif_cm         /                                                    clock@20             ti,clkctrl          demif_clkctrl            /               W            clock@c00            ti,omap4-cm         datl_cm          /                                                    clock@0          ti,clkctrl          datl_clkctrl         /               W           3            clock@d00            ti,omap4-cm       	  dl4cfg_cm            /                                                    clock@20             ti,clkctrl          dl4cfg_clkctrl           /               W           3            clock@e00            ti,omap4-cm         dl3instr_cm          /                                                    clock@20             ti,clkctrl          dl3instr_clkctrl         /               W           3   	         clock@f00            ti,omap4-cm         diva_cm          /                                                    clock@20             ti,clkctrl          diva_clkctrl         /               W           3           clock@1000           ti,omap4-cm         dcam_cm          /                                                    clock@20             ti,clkctrl          dcam_clkctrl         /       ,        W           3            clock@1100           ti,omap4-cm         ddss_cm          /                                                    clock@20             ti,clkctrl          ddss_clkctrl         /               W           3            clock@1200           ti,omap4-cm         dgpu_cm          /                                                    clock@20             ti,clkctrl          dgpu_clkctrl         /               W           3            clock@1300           ti,omap4-cm       
  dl3init_cm           /                                                    clock@20             ti,clkctrl          dl3init_clkctrl          /       l              W           3   ^      clock@b0             ti,clkctrl          dpcie_clkctrl            /              W           3   d      clock@d0             ti,clkctrl          dgmac_clkctrl            /              W           3            clock@1700           ti,omap4-cm       	  dl4per_cm            /                                                    clock@28             ti,clkctrl          dl4per_clkctrl         (  /   (   d      $      <  @     p           W              [  \              \        3         clock@1a0            ti,clkctrl          dl4sec_clkctrl           /     ,        W           3         clock@c          ti,clkctrl          dl4per2_clkctrl        @  /                          8     `     x   $     <        W           3   [      clock@14             ti,clkctrl          dl4per3_clkctrl          /              0           W           3                  target-module@56000          ti,sysc-omap2 ti,sysc           / `     `,    `(           rev sysc syss             #                                                             [   ]                bfck                                       `       dma-controller@0             ti,omap4430-sdma ti,omap-sdma           /             0                              	          
                      (                       3            target-module@5e000          ti,sysc       	   disabled                                                     target-module@80000          ti,sysc-omap2 ti,sysc           /                        rev sysc syss                                                   [   ^               bfck                                               ocp2scp@0            ti,omap-ocp2scp                                                     /           phy@4000             ti,dra7x-usb2 ti,omap-usb2          /  @            5              [   _   ^              bwkupclk refclk          L            F   `        3         phy@5000              ti,dra7x-usb2-phy2 ti,omap-usb2         /  P            5     t        [   a   ^               bwkupclk refclk          L            F   `        3         phy@4400             ti,omap-usb3            /  D      H    d  L    @        phy_rx phy_tx pll_ctrl          5     p        [   b      ^              bwkupclk sysclk refclk           L            3               target-module@90000          ti,sysc-omap2 ti,sysc           / 	      	     	            rev sysc syss                                                   [   ^               bfck                                       	        ocp2scp@0            ti,omap-ocp2scp                                                     /           pciephy@4000             ti,phy-pipe3-pcie           /  @      D    d        phy_rx phy_tx           5   c           Q   c         4  [   B   C   d          d       	   d       
   e         ;  bdpll_ref dpll_ref_m2 wkupclk refclk div-clk phy-div sysclk          L            3         pciephy@5000             ti,phy-pipe3-pcie           /  P      T    d        phy_rx phy_tx           5   c            Q   c         4  [   B   C   d         d      	   d      
   e         ;  bdpll_ref dpll_ref_m2 wkupclk refclk div-clk phy-div sysclk          L          	   disabled            3         phy@6000             ti,phy-pipe3-sata           /  `      d    d  h    @        phy_rx phy_tx pll_ctrl          5     t        [      ^   h           bsysclk refclk           \             L          	   disabled            3   h            target-module@a0000          ti,sysc       	   disabled                                          
           target-module@d9000          ti,sysc-omap4-sr ti,sysc            / 8           sysc                                            [   f               bfck                                                 target-module@dd000          ti,sysc-omap4-sr ti,sysc            / 8           sysc                                            [   f               bfck                                                 target-module@e0000          ti,sysc       	   disabled                                                     target-module@f4000          ti,sysc-omap4 ti,sysc           / @     @         	  rev sysc                                         [                  bfck                                       @       mailbox@0            ti,omap4-mailbox            /             $                                         l           x                    	   disabled             target-module@f6000          ti,sysc-omap2 ti,sysc           / `     `    `           rev sysc syss                                                   [                  bfck                                       `       spinlock@0           ti,omap4-hwspinlock         /                              segment@100000           simple-pm-bus                                               0  0                                                       0  0     @  @     P  P     `  `     p  p                                                                        0  0     @  @     P  P     `  `     p  p                                          0  0     @  @     P  P     `  `     p  p                            0  0     @  @     P  P     `  `     p  p                                                                                                           target-module@2000           ti,sysc       	   disabled                                                      target-module@8000           ti,sysc       	   disabled                                                     target-module@40000          ti,sysc-omap4 ti,sysc           /                	  rev sysc                                                      g        [   ^   h            bfck                                               sata@0           snps,dwc-ahci           /                             1              h      	  sata-phy            [   ^   h                    	   disabled             target-module@51000          ti,sysc       	   disabled                                                    target-module@53000          ti,sysc       	   disabled                                          0          target-module@55000          ti,sysc       	   disabled                                          P          target-module@57000          ti,sysc       	   disabled                                          p          target-module@59000          ti,sysc       	   disabled                                                    target-module@5b000          ti,sysc       	   disabled                                                    target-module@5d000          ti,sysc       	   disabled                                                    target-module@5f000          ti,sysc       	   disabled                                                    target-module@61000          ti,sysc       	   disabled                                                    target-module@63000          ti,sysc       	   disabled                                          0          target-module@65000          ti,sysc       	   disabled                                          P          target-module@67000          ti,sysc       	   disabled                                          p          target-module@69000          ti,sysc       	   disabled                                                    target-module@6b000          ti,sysc       	   disabled                                                    target-module@6d000          ti,sysc       	   disabled                                                    target-module@71000          ti,sysc       	   disabled                                                    target-module@73000          ti,sysc       	   disabled                                          0          target-module@75000          ti,sysc       	   disabled                                          P          target-module@77000          ti,sysc       	   disabled                                          p          target-module@79000          ti,sysc       	   disabled                                                    target-module@7b000          ti,sysc       	   disabled                                                    target-module@7d000          ti,sysc       	   disabled                                                    target-module@81000          ti,sysc       	   disabled                                                    target-module@83000          ti,sysc       	   disabled                                          0          target-module@85000          ti,sysc       	   disabled                                          P          target-module@87000          ti,sysc       	   disabled                                          p             segment@200000           simple-pm-bus                                      !       !                                                                                  !        !        !      0  !0     @  !@     P  !P       "       "       !       !       !       !        "        "     @  "@     P  "P     `  "`     p  "p       "       "       "       "        #        #        #      0  #0     @  #@     P  #P     `  #`     p  #p       !       !       target-module@0          ti,sysc       	   disabled                                                      target-module@a000           ti,sysc       	   disabled                                                     target-module@c000           ti,sysc       	   disabled                                                     target-module@e000           ti,sysc       	   disabled                                                     target-module@10000          ti,sysc       	   disabled                                                     target-module@12000          ti,sysc       	   disabled                                                     target-module@14000          ti,sysc       	   disabled                                          @          target-module@18000          ti,sysc       	   disabled                                                    target-module@1a000          ti,sysc       	   disabled                                                    target-module@1c000          ti,sysc       	   disabled                                                    target-module@1e000          ti,sysc       	   disabled                                                    target-module@20000          ti,sysc       	   disabled                                                     target-module@24000          ti,sysc       	   disabled                                          @          target-module@26000          ti,sysc       	   disabled                                          `          target-module@2a000          ti,sysc       	   disabled                                                    target-module@2c000          ti,sysc       	   disabled                                                    target-module@2e000          ti,sysc       	   disabled                                                    target-module@30000          ti,sysc       	   disabled                                                     target-module@32000          ti,sysc       	   disabled                                                     target-module@34000          ti,sysc       	   disabled                                          @          target-module@36000          ti,sysc       	   disabled                                          `                interconnect@4ae00000            ti,dra7-l4-wkup simple-pm-bus              i        [   j                bfck         /J     J    J          
  ap la ia0                                  0      J        J        J        J        segment@0            simple-pm-bus                                  l                                 `   `                @   @      P   P                         target-module@4000           ti,sysc-omap2 ti,sysc           /  @      @         	  rev sysc                                 [   j   0            bfck                                        @       counter@0            ti,omap-counter32k          /       @         target-module@6000           ti,sysc-omap4 ti,sysc           /  `            rev                                        `        prm@0            ti,dra7-prm simple-bus          /      0                                                               0    clocks                               clock-sys-clkin1@110            W             ti,mux-clock            dsys_clkin1          [   k   l   m   n   o   p   q        /           f        3         clock@118         
   ti,clksel           /          W                                clock@0         /             ti,mux-clock            dabe_dpll_sys_clk_mux            [      r        W            3   s         clock-abe-dpll-bypass-clk-mux@114           W             ti,mux-clock            dabe_dpll_bypass_clk_mux         [   s   T        /          3         clock-abe-dpll-clk-mux@10c          W             ti,mux-clock            dabe_dpll_clk_mux            [   s   T        /          3         clock-abe-24m@11c           W             ti,divider-clock            dabe_24m_fclk            [           /                        3   \      clock-aess@178          W             ti,divider-clock          
  daess_fclk           [   t        /  x        I           3   u      clock-abe-giclk-div@174         W             ti,divider-clock            dabe_giclk_div           [   u        /  t        I         clock-abe-lp-clk-div@1d8            W             ti,divider-clock            dabe_lp_clk_div          [           /                         3         clock-abe-sys-clk-div@120           W             ti,divider-clock            dabe_sys_clk_div         [           /           I         clock-adc-gfclk-mux@1dc         W             ti,mux-clock            dadc_gfclk_mux           [      r   T        /        clock-sys-clk1-dclk-div@1c8         W             ti,divider-clock            dsys_clk1_dclk_div           [           I   @        /                   3   ~      clock-sys-clk2-dclk-div@1cc         W             ti,divider-clock            dsys_clk2_dclk_div           [   r        I   @        /                   3         clock-per-abe-x1-dclk-div@1bc           W             ti,divider-clock            dper_abe_x1_dclk_div         [   v        I   @        /                   3         clock@18c         
   ti,clksel           /          W                                clock@0         /             ti,divider-clock            ddsp_gclk_div            [   %        I   @                 W            3            clock-gpu-dclk@1a0          W             ti,divider-clock          	  dgpu_dclk            [   ,        I   @        /                   3         clock-emif-phy-dclk-div@190         W             ti,divider-clock            demif_phy_dclk_div           [   w        I   @        /                   3         clock-gmac-250m-dclk-div@19c            W             ti,divider-clock            dgmac_250m_dclk_div          [   x        I   @        /                   3   y      clock-gmac-main         W             fixed-factor-clock          dgmac_main_clk           [   y        4           ?           3         clock-l3init-480m-dclk-div@1ac          W             ti,divider-clock            dl3init_480m_dclk_div            [   Q        I   @        /                   3         clock-usb-otg-dclk-div@184          W             ti,divider-clock            dusb_otg_dclk_div            [   z        I   @        /                   3         clock-sata-dclk-div@1c0         W             ti,divider-clock            dsata_dclk_div           [           I   @        /                   3         clock-pcie2-dclk-div@1b8            W             ti,divider-clock            dpcie2_dclk_div          [   {        I   @        /                   3         clock-pcie-dclk-div@1b4         W             ti,divider-clock            dpcie_dclk_div           [   |        I   @        /                   3         clock-emu-dclk-div@194          W             ti,divider-clock            demu_dclk_div            [           I   @        /                   3         clock-secure-32k-dclk-div@1c4           W             ti,divider-clock            dsecure_32k_dclk_div         [   }        I   @        /                   3         clock-clkoutmux0-clk-mux@158            W             ti,mux-clock            dclkoutmux0_clk_mux        X  [   ~                           y                                            /  X      clock-clkoutmux1-clk-mux@15c            W             ti,mux-clock            dclkoutmux1_clk_mux        X  [   ~                           y                                            /  \      clock-clkoutmux2-clk-mux@160            W             ti,mux-clock            dclkoutmux2_clk_mux        X  [   ~                           y                                            /  `        3   R      clock-custefuse-sys-gfclk-div           W             fixed-factor-clock          dcustefuse_sys_gfclk_div         [           4           ?         clock-eve@180           W             ti,mux-clock            deve_clk         [   8   ;        /        clock-hdmi-dpll-clk-mux@164         W             ti,mux-clock            dhdmi_dpll_clk_mux           [      r        /  d      clock-mlb@134           W             ti,divider-clock            dmlb_clk         [           I   @        /  4               clock-mlbp@130          W             ti,divider-clock          	  dmlbp_clk            [           I   @        /  0               clock-per-abe-x1-gfclk2-div@138         W             ti,divider-clock            dper_abe_x1_gfclk2_div           [   v        I   @        /  8               clock-timer-sys-clk-div@144         W             ti,divider-clock            dtimer_sys_clk_div           [           /  D        I           3         clock-video1-dpll-clk-mux@168           W             ti,mux-clock            dvideo1_dpll_clk_mux         [      r        /  h      clock-video2-dpll-clk-mux@16c           W             ti,mux-clock            dvideo2_dpll_clk_mux         [      r        /  l      clock-wkupaon-iclk-mux@108          W             ti,mux-clock            dwkupaon_iclk_mux            [              /          3   Y         clockdomains          clock@1800           ti,omap4-cm         dwkupaon_cm          /                                                    clock@20             ti,clkctrl          dwkupaon_clkctrl         /       l        W           3   j         prm@300       "   ti,dra7-prm-inst ti,omap-prm-inst           /                          3         prm@400       "   ti,dra7-prm-inst ti,omap-prm-inst           /                                     3         prm@500       "   ti,dra7-prm-inst ti,omap-prm-inst           /                                     3         prm@628       "   ti,dra7-prm-inst ti,omap-prm-inst           /  (                       3         prm@700       "   ti,dra7-prm-inst ti,omap-prm-inst           /                                     3         prm@f00       "   ti,dra7-prm-inst ti,omap-prm-inst           /                                     3        prm@1000          "   ti,dra7-prm-inst ti,omap-prm-inst           /                        prm@1100          "   ti,dra7-prm-inst ti,omap-prm-inst           /                        prm@1200          "   ti,dra7-prm-inst ti,omap-prm-inst           /                        prm@1300          "   ti,dra7-prm-inst ti,omap-prm-inst           /                                     3   g      prm@1400          "   ti,dra7-prm-inst ti,omap-prm-inst           /                          3         prm@1600          "   ti,dra7-prm-inst ti,omap-prm-inst           /                        prm@1724          "   ti,dra7-prm-inst ti,omap-prm-inst           /  $                       3   i      prm@1b00          "   ti,dra7-prm-inst ti,omap-prm-inst           /      @                             prm@1b40          "   ti,dra7-prm-inst ti,omap-prm-inst           /  @   @                  prm@1b80          "   ti,dra7-prm-inst ti,omap-prm-inst           /     @                  prm@1bc0          "   ti,dra7-prm-inst ti,omap-prm-inst           /     @                  prm@1c00          "   ti,dra7-prm-inst ti,omap-prm-inst           /      `                  prm@1c60          "   ti,dra7-prm-inst ti,omap-prm-inst           /  `                      prm@1c80          "   ti,dra7-prm-inst ti,omap-prm-inst           /                         3               target-module@c000           ti,sysc-omap4 ti,sysc           /              rev                                               scm_conf@0           syscon          /               3               segment@10000            simple-pm-bus                                  `                      @  @      P  P                                       target-module@0          ti,sysc-omap2 ti,sysc           /                          rev sysc syss                                                      [   j          j            
  bfck dbclk                                                  gpio@0           ti,omap4-gpio           /                                                       	                    target-module@4000           ti,sysc-omap2 ti,sysc           /  @      @     @           rev sysc syss              "                                        [   j               bfck                                        @       wdt@0            ti,omap3-wdt            /                       K            target-module@8000           ti,sysc-omap4-timer ti,sysc         /                 	  rev sysc                                            [   j                bfck                                                                 timer@0          ti,omap5430-timer           /               [   j               bfck                              '           j                  T         target-module@c000           ti,sysc       	   disabled                                                        segment@20000            simple-pm-bus                                      `  `                                          0  0      p  p                                                               target-module@0          ti,sysc-omap4-timer ti,sysc         /                   	  rev sysc                                            [   j   (            bfck                                                timer@0          ti,omap5430-timer           /                       Z            '         6         target-module@2000           ti,sysc       	   disabled                                                      target-module@6000           ti,sysc       	   disabled                                   H        `         p                (         *         0             target-module@b000           ti,sysc-omap2 ti,sysc           /  P     T     X           rev sysc syss                                                      [   j   `            bfck                                               serial@0             ti,dra742-uart          /                                  $l       	   disabled             target-module@f000           ti,sysc       	   disabled                                                        segment@30000            simple-pm-bus                                                                                   0  0      @  @      P  P      `  `      p  p                               target-module@1000           ti,sysc       	   disabled                                                     target-module@3000           ti,sysc       	   disabled                                           0          target-module@5000           ti,sysc       	   disabled                                           P          target-module@7000           ti,sysc       	   disabled                                           p          target-module@9000           ti,sysc       	   disabled                                                     target-module@c000           ti,sysc-omap4 ti,sysc           /              rev         [   j   h            bfck                                                can@0            ti,dra7-d_can           /                F     X                               [   j   h            okay            Udefault sleep active            c           m           w                  interconnect@48000000            ti,dra7-l4-per1 simple-pm-bus                      [                  bfck       0  /H      H     H     H     H     H             ap la ia0 ia1 ia2 ia3                                        H           H          segment@0            simple-pm-bus                                                                                          0  0     @  @     P  P     `  `     p  p                   P  P     `  `     p  p                                                                                                                                  0  0            0  0     @  @              0  0                   `  `     p  p                                   	  	     	  	     	  	     	  	     	  	     	  	                   	   	       	   	      
@  
@     
`  
`     
  
   @  
  
     
  
     
  
     `  `     p  p     @  @     P  P                                                 P  P     `  `     
   
      
0  
0                                
P  
P                                   target-module@20000          ti,sysc-omap2 ti,sysc           /  P     T     X           rev sysc syss                                                      [     (            bfck                                               serial@0             ti,dra742-uart          /                       E           $l       	   disabled                  5      6        tx rx            target-module@32000          ti,sysc-omap4-timer ti,sysc         /                 	  rev sysc                                            [                  bfck                                               timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    !            target-module@34000          ti,sysc-omap4-timer ti,sysc         / @     @         	  rev sysc                                            [                  bfck                                       @       timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    "           3            target-module@36000          ti,sysc-omap4-timer ti,sysc         / `     `         	  rev sysc                                            [                   bfck                                       `       timer@0          ti,omap5430-timer           /               [                     bfck timer_sys_ck                    #           3            target-module@3e000          ti,sysc-omap4-timer ti,sysc         /               	  rev sysc                                            [      (            bfck                                              timer@0          ti,omap5430-timer           /               [      (              bfck timer_sys_ck                    (           3            target-module@51000          ti,sysc-omap2 ti,sysc           /                     rev sysc syss                                                      [                         
  bfck dbclk                                                gpio@0           ti,omap4-gpio           /                                                       	                   3            target-module@53000          ti,sysc-omap2 ti,sysc           / 0     0    1           rev sysc syss                                                      [                         
  bfck dbclk                                         0       gpio@0           ti,omap4-gpio           /                       t                                	                    target-module@55000          ti,sysc-omap2 ti,sysc           / P     P    Q           rev sysc syss                                                      [      8          8         
  bfck dbclk                                         P       gpio@0           ti,omap4-gpio           /                                                       	                    target-module@57000          ti,sysc-omap2 ti,sysc           / p     p    q           rev sysc syss                                                      [      @          @         
  bfck dbclk                                         p       gpio@0           ti,omap4-gpio           /                                                       	                    target-module@59000          ti,sysc-omap2 ti,sysc           /                     rev sysc syss                                                      [      H          H         
  bfck dbclk                                                gpio@0           ti,omap4-gpio           /                                                       	                    target-module@5b000          ti,sysc-omap2 ti,sysc           /                     rev sysc syss                                                      [      P          P         
  bfck dbclk                                                gpio@0           ti,omap4-gpio           /                                                       	                   3            target-module@5d000          ti,sysc-omap2 ti,sysc           /                     rev sysc syss                                                      [      X          X         
  bfck dbclk                                                gpio@0           ti,omap4-gpio           /                                                       	                   3            target-module@60000          ti,sysc-omap2 ti,sysc           /                        rev sysc syss                                                     [                  bfck                                               i2c@0            ti,omap4-i2c            /                       8                                   	   disabled             target-module@66000          ti,sysc-omap2 ti,sysc           / `P    `T    `X           rev sysc syss                                                      [     H            bfck                                       `       serial@0             ti,dra742-uart          /                       d           $l       	   disabled                  ?      @        tx rx            target-module@68000          ti,sysc-omap2 ti,sysc           / P    T    X           rev sysc syss                                                      [      0            bfck                                              serial@0             ti,dra742-uart          /                       e           $l       	   disabled                  O      P        tx rx            target-module@6a000          ti,sysc-omap2 ti,sysc           / P    T    X           rev sysc syss                                                      [                 bfck                                              serial@0             ti,dra742-uart          /                         C                $l          okay                  1      2        tx rx            target-module@6c000          ti,sysc-omap2 ti,sysc           / P    T    X           rev sysc syss                                                      [                  bfck                                              serial@0             ti,dra742-uart          /                       D           $l       	   disabled                  3      4        tx rx            target-module@6e000          ti,sysc-omap2 ti,sysc           / P    T    X           rev sysc syss                                                      [     0            bfck                                              serial@0             ti,dra742-uart          /                       A           $l       	   disabled                  7      8        tx rx            target-module@70000          ti,sysc-omap2 ti,sysc           /                        rev sysc syss                                                     [      x            bfck                                               i2c@0            ti,omap4-i2c            /                       3                                      okay            $    gpio@20          nxp,pcf8575         /                                 	                    &                          3        gpio@21          nxp,pcf8575         /   !                                       	                    &                          3         tlv320aic3106@19                         ti,tlv320aic3106            /              (                    okay                                                        3        lp8733@60         
   ti,lp8733           /   `                              &           5      regulators     buck0           lp8733-buck0             P        4          D         X      buck1           lp8733-buck1             P        4          X         D      ldo0            lp8733-ldo0          2Z        4 2Z         X         D      ldo1            lp8733-ldo1          2Z        4 2Z         D         X        3   `            lp8732@61         
   ti,lp8732           /   a                              &           5      regulators     buck0           lp8732-buck0             w@        4 w@         D         X        3        buck1           lp8732-buck1             p        4 p         X         D      ldo0            lp8732-ldo0          w@        4 w@         X         D        3         ldo1            lp8732-ldo1          w@        4 w@         D         X        3                     target-module@72000          ti,sysc-omap2 ti,sysc           /                        rev sysc syss                                                     [                  bfck                                               i2c@0            ti,omap4-i2c            /                       4                                   	   disabled             target-module@78000          ti,sysc-omap2 ti,sysc           /                     rev sysc syss                                                     [      0            bfck                                              elm@0            ti,am3352-elm           /                                  okay            3            target-module@7a000          ti,sysc-omap2 ti,sysc           /                     rev sysc syss                                                     [                  bfck                                              i2c@0            ti,omap4-i2c            /                       9                                   	   disabled             target-module@7c000          ti,sysc-omap2 ti,sysc           /                     rev sysc syss                                                     [      (            bfck                                              i2c@0            ti,omap4-i2c            /                       7                                      okay            $    pcf8575@26           nxp,pcf8575         /   &                              +        3      hdmi-audio-hog           j        s                y        vin6_sel_s0       hdmi-i2c-disable-hog             j        s                        pm_oe_n          ov5640@3c            ovti,ov5640         /   <        [           bxclk       port       endpoint                                                 3                     target-module@86000          ti,sysc-omap4-timer ti,sysc         / `     `         	  rev sysc                                            [                   bfck                                       `       timer@0          ti,omap5430-timer           /               [                     bfck timer_sys_ck                    )           3            target-module@88000          ti,sysc-omap4-timer ti,sysc         /               	  rev sysc                                            [                  bfck                                              timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    *           3            target-module@90000          ti,sysc-omap2 ti,sysc           / 	    	         	  rev sysc                                      [                   bfck                                       	         rng@0            ti,omap4-rng            /                        /           [           bfck          target-module@98000          ti,sysc-omap4 ti,sysc           / 	     	         	  rev sysc                                            [                  bfck                                       	       spi@0            ti,omap4-mcspi          /                       <                                              @        #      $      %      &      '      (      )      *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3       	   disabled             target-module@9a000          ti,sysc-omap4 ti,sysc           / 	     	         	  rev sysc                                            [                  bfck                                       	       spi@0            ti,omap4-mcspi          /                       =                                                       +      ,      -      .        tx0 rx0 tx1 rx1       	   disabled             target-module@9c000          ti,sysc-omap4 ti,sysc           / 	     	         	  rev sysc                                                                 [   ^               bfck                                       	       mmc@0            ti,dra7-sdhci           /                       N            okay                       q                         *  Udefault hs sdr12 sdr25 sdr50 ddr50 sdr104           c                                                  m           w           #           -           7              A              K            target-module@a2000          ti,sysc       	   disabled                                          
           target-module@a4000          ti,sysc       	   disabled                                          
@        
P          target-module@a5000          ti,sysc-omap2 ti,sysc           / 
P0    
P4    
P8           rev sysc syss                                                      [                  bfck                                       
P       des@0            ti,omap4-des            /                       M                 u      t        tx rx           [           bfck          target-module@a8000          ti,sysc       	   disabled                                          
   @       target-module@ad000          ti,sysc-omap4 ti,sysc           / 
     
         	  rev sysc                                                                 [                  bfck                                       
       mmc@0            ti,dra7-sdhci           /                       Y         	   disabled            А         X     @           target-module@b2000          ti,sysc-omap2 ti,sysc           /                        rev sysc syss                                          [      `            bfck                                               1w@0             ti,omap3-1w         /                       5            target-module@b4000          ti,sysc-omap4 ti,sysc           / @     @         	  rev sysc                                                                 [   ^               bfck                                       @       mmc@0            ti,dra7-sdhci           /                       Q            okay            q         X                h                          Udefault hs ddr_1_8v hs200_1_8v          c                       w        m           w              #                         K            target-module@b8000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                            [                  bfck                                              spi@0            ti,omap4-mcspi          /                       V                                                                    tx0 rx0       	   disabled             target-module@ba000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                            [                  bfck                                              spi@0            ti,omap4-mcspi          /                       +                                                      F      G        tx0 rx0       	   disabled             target-module@d1000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                                                 [                  bfck                                              mmc@0            ti,dra7-sdhci           /                       [            okay            q         X     @                     K                                         w        Udefault hs sdr12 sdr25          c           m           w           #                                wifi@2        
   ti,wl1835           /            &                              target-module@d5000          ti,sysc       	   disabled                                          P             segment@200000           simple-pm-bus                                     target-module@48210000           ti,sysc-omap4-simple ti,sysc                       [                   bfck                                      H!        mpu          ti,omap5-mpu             interconnect@48400000            ti,dra7-l4-per2 simple-pm-bus                      [   [                bfck       (  /H@     H@    H@    H@    H@            ap la ia0 ia1 ia2                                  l      H@   @  E  E   @  E  E   @  F   F    @  HC` HC`  @  HC HC  @  HD HD  @  HE  HE   @  HE@ HE@  @     segment@0            simple-pm-bus                                 T                                @  @   @                                                            @  @      `  `                                   `  `     p  p                                                                                           0  0                                      @  @      `  `                                    @  @     P  P                                                           0  0     @  @     P  P     `  `     p  p                                                             E  E   @  E  E   @  F   F    @  HC` HC`  @  HC HC  @  HD HD  @  HE  HE   @  HE@ HE@  @     target-module@20000          ti,sysc-omap2 ti,sysc           /  P     T     X           rev sysc syss                                                      [   [              bfck                                               serial@0             ti,dra742-uart          /                                  $l       	   disabled             target-module@22000          ti,sysc-omap2 ti,sysc           /  P     T     X           rev sysc syss                                                      [   [              bfck                                               serial@0             ti,dra742-uart          /                                  $l       	   disabled             target-module@24000          ti,sysc-omap2 ti,sysc           / @P    @T    @X           rev sysc syss                                                      [   [              bfck                                       @       serial@0             ti,dra742-uart          /                                  $l       	   disabled             target-module@2c000          ti,sysc       	   disabled                                                    target-module@36000          ti,sysc       	   disabled                                          `          target-module@3a000          ti,sysc       	   disabled                                                    target-module@3c000          ti,sysc-omap4 ti,sysc           /             rev         [                   bfck                                              atl@0            ti,dra7-atl         /                                  [                  bfck          okay               s                              r   v                
@   V"    atl2                                      target-module@3e000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                         [   [               bfck                                              epwmss@0              ti,dra746-pwmss ti,am33xx-pwmss         /       0                               	   disabled                          pwm@100          ti,dra746-ecap ti,am3352-ecap                      /              [           bfck       	   disabled          pwm@200       "   ti,dra746-ehrpwm ti,am3352-ehrpwm                      /              [            
  btbclk fck         	   disabled                target-module@40000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                         [   [               bfck                                               epwmss@0              ti,dra746-pwmss ti,am33xx-pwmss         /       0                               	   disabled                          pwm@100          ti,dra746-ecap ti,am3352-ecap                      /              [           bfck       	   disabled          pwm@200       "   ti,dra746-ehrpwm ti,am3352-ehrpwm                      /              [            
  btbclk fck         	   disabled                target-module@42000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                         [   [               bfck                                               epwmss@0              ti,dra746-pwmss ti,am33xx-pwmss         /       0                               	   disabled                          pwm@100          ti,dra746-ecap ti,am3352-ecap                      /              [           bfck       	   disabled          pwm@200       "   ti,dra746-ehrpwm ti,am3352-ehrpwm                      /              [            
  btbclk fck         	   disabled                target-module@46000          ti,sysc       	   disabled                                          `          target-module@48000          ti,sysc       	   disabled                                                    target-module@4a000          ti,sysc       	   disabled                                                    target-module@4c000          ti,sysc       	   disabled                                                    target-module@50000          ti,sysc       	   disabled                                                     target-module@54000          ti,sysc       	   disabled                                          @          target-module@58000          ti,sysc       	   disabled                                                     target-module@5b000          ti,sysc       	   disabled                                                    target-module@5d000          ti,sysc       	   disabled                                                    target-module@60000          ti,sysc-dra7-mcasp ti,sysc          /                 	  rev sysc                            $  [                                       bfck ahclkx ahclkr                                               E  E   @     mcasp@0          ti,dra7-mcasp-audio         /        E             mpu dat                 h          g           tx rx                                     tx rx         $  [                                       bfck ahclkx ahclkr         	   disabled             target-module@64000          ti,sysc-dra7-mcasp ti,sysc          / @     @         	  rev sysc                            $  [   [  T       [  T      [  T           bfck ahclkx ahclkr                                         @     E  E   @     mcasp@0          ti,dra7-mcasp-audio         /        E             mpu dat                                      tx rx                                     tx rx         $  [   [  T                 [  T           bfck ahclkx ahclkr         	   disabled             target-module@68000          ti,sysc-dra7-mcasp ti,sysc          /               	  rev sysc                              [   [  \       [  \           bfck ahclkx                                             F   F    @     mcasp@0          ti,dra7-mcasp-audio         /        F              mpu dat                                      tx rx                                     tx rx           [   [  \       [  \           bfck ahclkx           okay                           [  \                                                                                           3           target-module@6c000          ti,sysc-dra7-mcasp ti,sysc          /               	  rev sysc                              [   [         [             bfck ahclkx                                             HC` HC`  @     mcasp@0          ti,dra7-mcasp-audio         /        HC`            mpu dat                                      tx rx                                     tx rx           [   [         [             bfck ahclkx        	   disabled             target-module@70000          ti,sysc-dra7-mcasp ti,sysc          /                 	  rev sysc                              [   [  l       [  l           bfck ahclkx                                              HC HC  @     mcasp@0          ti,dra7-mcasp-audio         /        HC            mpu dat                                      tx rx                                     tx rx           [   [  l       [  l           bfck ahclkx        	   disabled             target-module@74000          ti,sysc-dra7-mcasp ti,sysc          / @     @         	  rev sysc                              [   [         [             bfck ahclkx                                        @     HD HD  @     mcasp@0          ti,dra7-mcasp-audio         /        HD            mpu dat                                      tx rx                                     tx rx           [   [         [             bfck ahclkx        	   disabled             target-module@78000          ti,sysc-dra7-mcasp ti,sysc          /               	  rev sysc                              [   [         [             bfck ahclkx                                             HE  HE   @     mcasp@0          ti,dra7-mcasp-audio         /        HE             mpu dat                                      tx rx                                     tx rx           [   [         [             bfck ahclkx        	   disabled             target-module@7c000          ti,sysc-dra7-mcasp ti,sysc          /               	  rev sysc                              [   [         [             bfck ahclkx                                             HE@ HE@  @     mcasp@0          ti,dra7-mcasp-audio         /        HE@            mpu dat                                      tx rx                                     tx rx           [   [         [             bfck ahclkx        	   disabled             target-module@80000          ti,sysc-omap4 ti,sysc           /              rev         [   [              bfck                                                can@0            ti,dra7-d_can           /                F     X                              [         	   disabled             target-module@84000          ti,sysc-omap4-simple ti,sysc            / R     R    R           rev sysc syss                                                                [                   bfck                                       @   @             switch@0          #   ti,dra7-cpsw-switch ti,cpsw-switch          /      @                   @         [           bfck                                              okay          0         N         O         P         Q           rx_thresh rx tx misc          $                 	         
      ethernet-ports                               port@1          /           "port1           (                              4         	  ?rgmii-id            H         port@2          /           "port2           (                              4         	  ?rgmii-id            H            mdio@1000            ti,cpsw-mdio ti,davinci_mdio            [           bfck                                   Z B@        /         ethernet-phy@2          /           c           x                                         3         ethernet-phy@3          /           c           x                                         3            cpts            [                  bcpts                   target-module@5b000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                          [                  bfck                                              cal@0            ti,dra72-cal            /             @  	    @      "  cal_top cal_rx_core0 cal_rx_core1                   w                   ports                                port@0          /       endpoint                                                 3            port@1          /                     interconnect@48800000            ti,dra7-l4-per3 simple-pm-bus                      [                   bfck       (  /H     H    H    H    H            ap la ia0 ia1 ia2                                        H         segment@0            simple-pm-bus                                                                                                            0  0     @  @     P  P     `  `     p  p                                                                                                                                                                                                                                    0  0     @  @     P  P     `  `     p  p                                                                                      0  0     @  @     P  P     `  `     p  p                                 @  @     P  P                                            0  0                       `  `     p  p                        @   @      P   P              
   
                                                                                                  0   0       target-module@2000           ti,sysc-omap4 ti,sysc           /                   	  rev sysc                                         [                  bfck                                                mailbox@0            ti,omap4-mailbox            /             0         {         |         }         ~           l           x                    	   disabled             target-module@4000           ti,sysc       	   disabled                                           @          target-module@a000           ti,sysc       	   disabled                                                     target-module@10000          ti,sysc       	   disabled                                                     target-module@16000          ti,sysc       	   disabled                                          `          target-module@1c000          ti,sysc       	   disabled                                                    target-module@1e000          ti,sysc       	   disabled                                                    target-module@20000          ti,sysc-omap4-timer ti,sysc         /                 	  rev sysc                                            [                  bfck                                               timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    $           3            target-module@22000          ti,sysc-omap4-timer ti,sysc         /                 	  rev sysc                                            [                  bfck                                               timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    %            target-module@24000          ti,sysc-omap4-timer ti,sysc         / @     @         	  rev sysc                                            [                  bfck                                       @       timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    &           3            target-module@26000          ti,sysc-omap4-timer ti,sysc         / `     `         	  rev sysc                                            [                   bfck                                       `       timer@0          ti,omap5430-timer           /               [                     bfck timer_sys_ck                    '           3            target-module@28000          ti,sysc-omap4-timer ti,sysc         /               	  rev sysc                                            [                  bfck                                              timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                   S                     target-module@2a000          ti,sysc-omap4-timer ti,sysc         /               	  rev sysc                                            [                  bfck                                              timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                   T                     target-module@2c000          ti,sysc-omap4-timer ti,sysc         /               	  rev sysc                                            [                  bfck                                                                timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                   U                                                 target-module@2e000          ti,sysc-omap4-timer ti,sysc         /               	  rev sysc                                            [                 bfck                                                                timer@0          ti,omap5430-timer           /               [                   bfck timer_sys_ck                   V                                                target-module@38000          ti,sysc-omap4-simple ti,sysc            / t    x         	  rev sysc                                 [      $            bfck                                                 	   disabled       rtc@0            ti,am3352-rtc           /                                            [   T      	   disabled             target-module@3a000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                         [      (            bfck                                              mailbox@0            ti,omap4-mailbox            /             0                                                   l           x                    	   disabled             target-module@3c000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                         [      0            bfck                                              mailbox@0            ti,omap4-mailbox            /             0                                                   l           x                    	   disabled             target-module@3e000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                         [      8            bfck                                              mailbox@0            ti,omap4-mailbox            /             0                                                   l           x                    	   disabled             target-module@40000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                         [      @            bfck                                               mailbox@0            ti,omap4-mailbox            /             0                                                   l           x                       okay            3      mbox-ipu1-ipc3x                                            okay            3         mbox-dsp1-ipc3x                                            okay            3               target-module@42000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                         [      H            bfck                                               mailbox@0            ti,omap4-mailbox            /             0                                                   l           x                       okay            3      mbox-ipu2-ipc3x                                            okay            3               target-module@44000          ti,sysc-omap4 ti,sysc           / @     @         	  rev sysc                                         [      P            bfck                                       @       mailbox@0            ti,omap4-mailbox            /             0                                               l           x                    	   disabled             target-module@46000          ti,sysc-omap4 ti,sysc           / `     `         	  rev sysc                                         [      X            bfck                                       `       mailbox@0            ti,omap4-mailbox            /             0                                               l           x                    	   disabled             target-module@48000          ti,sysc       	   disabled                                                    target-module@4a000          ti,sysc       	   disabled                                                    target-module@4c000          ti,sysc       	   disabled                                                    target-module@4e000          ti,sysc       	   disabled                                                    target-module@50000          ti,sysc       	   disabled                                                     target-module@52000          ti,sysc       	   disabled                                                     target-module@54000          ti,sysc       	   disabled                                          @          target-module@56000          ti,sysc       	   disabled                                          `          target-module@58000          ti,sysc       	   disabled                                                    target-module@5a000          ti,sysc       	   disabled                                                    target-module@5c000          ti,sysc       	   disabled                                                    target-module@5e000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                         [      `            bfck                                              mailbox@0            ti,omap4-mailbox            /             0         	         
                             l           x                    	   disabled             target-module@60000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                         [      h            bfck                                               mailbox@0            ti,omap4-mailbox            /             0                                               l           x                    	   disabled             target-module@62000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                         [      p            bfck                                               mailbox@0            ti,omap4-mailbox            /             0                                               l           x                    	   disabled             target-module@64000          ti,sysc-omap4 ti,sysc           / @     @         	  rev sysc                                         [      x            bfck                                       @       mailbox@0            ti,omap4-mailbox            /             0                                               l           x                    	   disabled             target-module@80000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                                                 [   ^               bfck                                               omap_dwc3_1@0            ti,dwc3         /                       H                                    	                              	      usb@10000         
   snps,dwc3           /    p       $          G          G          H           peripheral host otg                       usb2-phy usb3-phy           	super-speed         	&otg          	.         	G        	               target-module@c0000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                                                 [   ^                bfck                                               omap_dwc3_2@0            ti,dwc3         /                       W                                    	                              	      usb@10000         
   snps,dwc3           /    p       $          I          I          W           peripheral host otg                  	  usb2-phy            	high-speed          	&host             	.         	G         	`        	               target-module@100000             ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                                                 [   ^   (            bfck                                               omap_dwc3_3@0            ti,dwc3         /                      X                                    	                            	   disabled       usb@10000         
   snps,dwc3           /    p       $          X          X         X           peripheral host otg         	high-speed          	&otg          	.         	G            target-module@170000             ti,sysc-omap4 ti,sysc           /             sysc                                                [                   bfck                                                  	   disabled          target-module@190000             ti,sysc-omap4 ti,sysc           /             sysc                                                [                  bfck                                                  	   disabled          target-module@1b0000             ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                                [                  bfck                                                  	   disabled          target-module@1d0010             ti,sysc-omap4 ti,sysc           /             sysc                                                        [                  bfck                                               vpe@0            ti,dra7-vpe          /               W                  vpe_top sc csc vpdma                   b                  target-module@51000000           ti,sysc-omap4 ti,sysc              g        	}   g            	rstctrl       $  [   d           d       	   d       
        bfck phy-clk phy-clk-div                                  Q   Q     0                        pcie@51000000           /Q       Q     L               rc_dbics ti_conf config                                                               ;pci       0  ݁             0                0  0              	                          	           	                     
  pcie-phy0           	   c           	                     `  	                                                                                            	                  okay             ti,dra726-pcie-rc ti,dra7-pcie     interrupt-controller             	                                 3            pcie_ep@51000000             /Q      (Q     LQ     (            &  ep_dbics ti_conf ep_dbics2 addr_space                              	           
           
                    
  pcie-phy0           	                 	   c         	   disabled          "   ti,dra726-pcie-ep ti,dra7-pcie-ep            target-module@51800000           ti,sysc-omap4 ti,sysc         $  [   d          d      	   d      
        bfck phy-clk phy-clk-div            g        	}   g           	rstctrl                                  Q  Q    0 0   0                     	   disabled       pcie@51800000           /Q      Q    L0              rc_dbics ti_conf config                c         d                                    ;pci       0  ݁           0 0               00 00              	                          	           	                    
  pcie-phy0           	                     `  	                                                                                            	                  ti,dra726-pcie-rc ti,dra7-pcie     interrupt-controller             	                                 3               ocmcram@40300000          
   mmio-sram           /@0                 @0                                 sram-hs@0            ti,secure-ram           /                 ocmcram@40400000          	   disabled          
   mmio-sram           /@@                 @@                                    ocmcram@40500000          	   disabled          
   mmio-sram           /@P                 @P                                    bandgap@4a0021e0          0  /J !   J #,   J #   ,J #   <J %d   J %t   P         ti,dra752-bandgap                   y           
"           3        dsp_system@40d00000          syscon          /@             3         padconf@4844a000             ti,dra7-iodelay         /HD                                           mmc1_iodelay_ddr50_conf         
8    L      $        0  _      <        H        T                 ,          8   8      D   L      P   [      \   c      (          4          @          L          X                3         mmc1_iodelay_sdr104_rev10_conf          
8     0  m  ,          8         D          P   /      \         (   }      4   +      @        L        X  _          mmc1_iodelay_sdr104_rev20_conf          
8       @  ,          8   (      D   S      P   b      \   j      (   3      4          @  k      L         X              3         mmc2_iodelay_ddr_conf        \  
8               w                           ~                                            `                               N                 
                             +                 h                                                                                          d                3         mmc2_iodelay_hs200_rev10_conf           
8        _              }         d        f                                          h                                   8        m                O        J      d            mmc2_iodelay_hs200_rev20_conf           
8                          x         F      h                         F                 h       x                        '         [                            e                d  h            3            target-module@43300000           ti,sysc-omap4 ti,sysc           /C0     C0          	  rev sysc                                                [      P            bfck                                      C0        dma@0            ti,edma3-tpcc           /             	  edma3_cc          $         i         h         g         '  edma3_ccint edma3_mperr edma3_ccerrint             @                   
J                     3            target-module@43400000           ti,sysc-omap4 ti,sysc           /C@     C@          	  rev sysc                                                [      X            bfck                                      C@        dma@0            ti,edma3-tptc           /                      r           edma3_tcerrint          3            target-module@43500000           ti,sysc-omap4 ti,sysc           /CP     CP          	  rev sysc                                                [      `            bfck                                      CP        dma@0            ti,edma3-tptc           /                      s           edma3_tcerrint          3            target-module@4e000000           ti,sysc-omap2 ti,sysc           /N      N           	  rev sysc                                  N                                  dmm@0            ti,omap5-dmm            /                       l            ipu@58820000             ti,dra7-ipu         /X             l2ram           
S            okay            	}                     [   @                
Zdra7-ipu1-fw.xem4           
h              
o           
y              
         ipu@55020000             ti,dra7-ipu         /U             l2ram           
S            okay            	}                     [                   
Zdra7-ipu2-fw.xem4           
h              
o           
y              
         dsp@40800000             ti,dra7-dsp         /@    @     @             l2ram l1pram l1dram         
     \   
        
S               okay            	}               [                   
Zdra7-dsp1-fw.xe66           
h              
o           
y           
         target-module@40d01000           ti,sysc-omap2 ti,sysc           /@    @   @           rev sysc syss                                       [                   bfck         	}              	rstctrl             @                                mmu@0            ti,dra7-dsp-iommu           /                                  
            
               3            target-module@40d02000           ti,sysc-omap2 ti,sysc           /@     @    @            rev sysc syss                                       [                   bfck         	}              	rstctrl             @                                 mmu@0            ti,dra7-dsp-iommu           /                                  
            
              3            target-module@58882000           ti,sysc-omap2 ti,sysc           /X     X    X            rev sysc syss                                       [   @                bfck         	}              	rstctrl                                      X        mmu@0            ti,dra7-iommu           /                                 
             
        3            target-module@55082000           ti,sysc-omap2 ti,sysc           /U     U    U            rev sysc syss                                       [                   bfck         	}              	rstctrl                                      U        mmu@0            ti,dra7-iommu           /                                 
             
        3            regulator-abb-mpu@4ae07ddc        
   ti,abb-v3           abb_mpu                                    [           
   2        
         (  /J}   J}   J`   J ;    JX         D  setup-address control-address int-address efuse-address ldo-address         
                      .         H  B ,                  @                 v                        3         regulator-abb-ivahd@4ae07e34          
   ti,abb-v3         
  abb_ivahd                                      [           
   2        
         (  /J~4   J~$   J`   J %   J $p         D  setup-address control-address int-address efuse-address ldo-address         
@                      .         H  B                   0                                       regulator-abb-dspeve@4ae07e30         
   ti,abb-v3           abb_dspeve                                     [           
   2        
         (  /J~0   J~    J`   J %   J $l         D  setup-address control-address int-address efuse-address ldo-address         
                       .         H  B                   0                                       regulator-abb-gpu@4ae07de4        
   ti,abb-v3           abb_gpu                                    [           
   2        
         (  /J}   J}   J`   J ;   JT         D  setup-address control-address int-address efuse-address ldo-address         
                      .         H  B                   v                                        target-module@4b300000           ti,sysc-omap4 ti,sysc           /K0     K0          	  rev sysc                                 [   [  ,            bfck                                      K0     \   \         spi@0            ti,dra7xxx-qspi         /       \              qspi_base qspi_mmap         N     X                                  [   [  ,           bfck                           W            okay            a    flash@0          s25fl256s1          a         /            s                                          partition@0       	  "QSPI.SPL            /             partition@1         "QSPI.SPL.backup1            /            partition@2         "QSPI.SPL.backup2            /            partition@3         "QSPI.SPL.backup3            /            partition@4         "QSPI.u-boot         /            partition@5         "QSPI.u-boot-spl-os          /            partition@6         "QSPI.u-boot-env         /            partition@7         "QSPI.u-boot-env.backup1         /            partition@8         "QSPI.kernel         /            partition@9         "QSPI.file-system            /   b                 target-module@50000000           ti,sysc-omap2 ti,sysc           /P      P     P             rev sysc syss                                        [                  bfck                                  P   P              @      gpmc@50000000            ti,am3352-gpmc          /P     |                                             rxtx                                                            	                                     	   disabled                                  3      nand@0,0             ti,omap2-nand           /                    &                                                      prefetch-dma            bch8                                             	                        (   P        :   P        L            [   <        n   <           
           2                      (           (           P           P           P                                /            F                                partition@0       	  "NAND.SPL            /             partition@1         "NAND.SPL.backup1            /            partition@2         "NAND.SPL.backup2            /            partition@3         "NAND.SPL.backup3            /            partition@4         "NAND.u-boot-spl-os          /            partition@5         "NAND.u-boot         /            partition@6         "NAND.u-boot-env         /            partition@7         "NAND.u-boot-env.backup1         /            partition@8         "NAND.kernel         /             partition@9         "NAND.file-system            /   `                 target-module@56000000           ti,sysc-omap4 ti,sysc           /V     V          	  rev sysc                                                   [                   bfck                                      V         gpu@0         !   ti,am5728-gpu img,powervr-sgx544            /                                   crossbar@4a002a48            ti,irq-crossbar         /J *H  0         	         &   
                   ^           j                                                          
                             3         target-module@58000000           ti,sysc-omap2 ti,sysc           /X      X           	  rev syss                     0  [                     	          
                  bfck hdmi_clk sys_clk tv_clk                                      X         dss@0            ti,dra7-dss          okay                 8                                                    /         @T     C             dss pll1_clkctrl pll1           [                            bfck video1_clk                target-module@1000           ti,sysc-omap2 ti,sysc           /                        rev sysc syss                                                                    [                  bfck                                               dispc@0          ti,dra7-dispc           /                                  [                  bfck              4         target-module@40000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                            [          	                  bfck dss_clk                                               encoder@0            ti,dra7-hdmi             /                                wp pll phy core                 `            okay            [          	          
        bfck sys_clk               L      	  audio_tx                  port       endpoint                       3  	                     target-module@59000000           ti,sysc-omap4 ti,sysc           /Y              rev         [                  bfck                                      Y         gpu@0            vivante,gc          /                       x           [                  bcore             target-module@4b500000           ti,sysc-omap2 ti,sysc           /KP    KP    KP            rev sysc syss                                                      [                   bfck                                      KP        aes@0            ti,omap4-aes            /                       P                 o          n            tx rx           [           bfck          target-module@4b700000           ti,sysc-omap2 ti,sysc           /Kp    Kp    Kp            rev sysc syss                                                      [                  bfck                                      Kp        aes@0            ti,omap4-aes            /                       ;                 r          q            tx rx           [           bfck          target-module@4b101000           ti,sysc-omap3-sham ti,sysc          /K    K   K           rev sysc syss                                                   [      (            bfck                                      K       sham@0           ti,omap5-sham           /                       .                 w            rx          [           bfck          target-module@42701000           ti,sysc-omap3-sham ti,sysc          /Bp    Bp   Bp           rev sysc syss                                                   [      X            bfck                                      Bp       sham@0           ti,omap5-sham           /                                                    rx          [           bfck          target-module@5a000000           ti,sysc-omap4 ti,sysc           /Z    Z         	  rev sysc                                                          	}             	rstctrl         [                  bfck                                  Z   Z      [   [         iva       	   ti,ivahd             opp-supply@4a003b20          ti,omap5-opp-supply         /J ;             ,     @    v            `         thermal-zones      cpu_thermal                    -          ;              K         trips      cpu_alert           X         d          Bpassive         3        cpu_crit            X         d        	  Bcritical             cooling-maps       map0            o          t              gpu_thermal                    -          ;             K         trips      gpu_crit            X         d        	  Bcritical                core_thermal                       -          ;             K         trips      core_crit           X         d        	  Bcritical                dspeve_thermal                     -          ;             K         trips      dspeve_crit         X         d        	  Bcritical                iva_thermal                    -          ;             K         trips      iva_crit            X         d        	  Bcritical                   pmu          arm,cortex-a15-pmu           &   
                         fixedregulator-evm12v0           regulator-fixed       	  evm_12v0                      4           D         X        3        fixedregulator-evm5v0            regulator-fixed         evm_5v0          LK@        4 LK@                   D         X        3         fixedregulator-evm_3v6           regulator-fixed         evm_3v6          6        4 6                    D         X        3         fixedregulator-vsys3v3           regulator-fixed       	  vsys_3v3             2Z        4 2Z                   D         X        3         fixedregulator-evm_3v3           regulator-fixed         evm_3v3          2Z        4 2Z                    D         X        3         fixedregulator-aic_dvdd          regulator-fixed       	  aic_dvdd                        w@        4 w@        3         fixedregulator-sd            regulator-fixed         evm_3v3_sd           2Z        4 2Z                                              3         extcon_usb1          linux,extcon-usb-gpio                                              3         extcon_usb2          linux,extcon-usb-gpio                                              3         connector            hdmi-connector          "hdmi            Ba      port       endpoint                      3  
            encoder          ti,tpd12s015          $  s                                 ports                                port@0          /       endpoint              	        3            port@1          /      endpoint              
        3                 sound0           simple-audio-card           DRA7xx-EVM        H  Headphone Headphone Jack Line Line Out Microphone Mic Jack Line Line In         Headphone Jack HPLOUT Headphone Jack HPROUT Line Out LLOUT Line Out RLOUT MIC3L Mic Jack MIC3R Mic Jack Mic Jack Mic Bias LINE1L Line In LINE1R Line In         dsp_b                     @           _   simple-audio-card,cpu                      V"         3        simple-audio-card,codec                   [            fixedregulator-mmcwl             regulator-fixed         vmmcwl_fixed             w@        4 w@                                   3         clock            fixed-clock         W            $n6         3         memory          ;memory          /                    reserved-memory                                      ipu2-memory@95800000             shared-dma-pool         /                              okay            3         dsp1-memory@99000000             shared-dma-pool         /                                okay            3         ipu1-memory@9d000000             shared-dma-pool         /                                okay            3            gpio-regulator-TPS74801          regulator-gpio          vddshv8          w@        4 2Z         X                   s                   w@     2Z           3         fixedregulator-evm_1v8           regulator-fixed         evm_1v8          w@        4 w@                   D         X        3         gpio-poweroff            gpio-poweroff           s                            	#address-cells #size-cells compatible interrupt-parent model stdout-path i2c0 i2c1 i2c2 i2c3 i2c4 serial0 serial1 serial2 serial3 serial4 serial5 serial6 serial7 serial8 serial9 ethernet0 ethernet1 d_can0 d_can1 spi0 rproc0 rproc1 rproc2 display0 status interrupts interrupt-controller #interrupt-cells reg phandle device_type operating-points-v2 clocks clock-names clock-latency #cooling-cells vbb-supply syscon opp-hz opp-microvolt opp-supported-hw opp-suspend power-domains ranges dma-ranges interrupts-extended reg-names regulator-name regulator-min-microvolt regulator-max-microvolt #phy-cells #clock-cells clock-output-names ti,bit-shift #pinctrl-cells pinctrl-single,register-width pinctrl-single,function-mask pinctrl-single,pins #syscon-cells #dma-cells dma-requests ti,dma-safe-map dma-masters clock-frequency clock-mult clock-div ti,max-div ti,autoidle-shift ti,index-starts-at-one ti,invert-autoidle-bit ti,index-power-of-two assigned-clocks assigned-clock-rates assigned-clock-parents ti,dividers ti,sysc-mask ti,sysc-midle ti,sysc-sidle ti,syss-mask dma-channels syscon-phy-power phy-supply syscon-pcs syscon-pllreset #mbox-cells ti,mbox-num-users ti,mbox-num-fifos #hwlock-cells phys phy-names ports-implemented #power-domain-cells #reset-cells gpio-controller #gpio-cells ti,no-reset-on-init ti,no-idle ti,timer-alwon ti,timer-secure syscon-raminit pinctrl-names pinctrl-0 pinctrl-1 pinctrl-2 dmas dma-names lines-initial-states #sound-dai-cells adc-settle-ms ai3x-micbias-vg AVDD-supply IOVDD-supply DRVDD-supply DVDD-supply buck0-in-supply buck1-in-supply ldo0-in-supply ldo1-in-supply regulator-always-on regulator-boot-on gpio-hog gpios output-low line-name output-high remote-endpoint clock-lanes data-lanes ti,spi-num-cs pbias-supply max-frequency mmc-ddr-1_8v mmc-ddr-3_3v vmmc-supply bus-width cd-gpios pinctrl-3 pinctrl-4 pinctrl-5 pinctrl-6 vqmmc-supply sdhci-caps-mask mmc-hs200-1_8v non-removable cap-power-off-card keep-power-in-suspend ti,provided-clocks bws aws #pwm-cells interrupt-names op-mode tdm-slots serial-dir tx-num-evt rx-num-evt mode-gpios label mac-address phy-handle phy-mode ti,dual-emac-pvid bus_freq ti,rx-internal-delay ti,tx-internal-delay ti,fifo-depth ti,min-output-impedance ti,dp83867-rxctrl-strap-quirk ti,camerrx-control ti,timer-pwm ti,mbox-tx ti,mbox-rx utmi-mode extcon maximum-speed dr_mode snps,dis_u3_susphy_quirk snps,dis_u2_susphy_quirk snps,dis_metastability_quirk resets reset-names bus-range num-lanes linux,pci-domain ti,syscon-lane-sel interrupt-map-mask interrupt-map ti,syscon-unaligned-access num-ib-windows num-ob-windows #thermal-sensor-cells pinctrl-pin-array ti,tptcs iommus firmware-name mboxes ti,timers ti,watchdog-timers memory-region ti,bootreg #iommu-cells ti,syscon-mmuconfig ti,iommu-bus-err-back ti,settling-time ti,clock-cycles ti,tranxdone-status-mask ti,ldovbb-override-mask ti,ldovbb-vset-mask ti,abb_info syscon-chipselects spi-max-frequency spi-tx-bus-width spi-rx-bus-width gpmc,num-cs gpmc,num-waitpins rb-gpios ti,nand-xfer-type ti,nand-ecc-opt ti,elm-id nand-bus-width gpmc,device-width gpmc,sync-clk-ps gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-on-ns gpmc,we-off-ns gpmc,oe-on-ns gpmc,oe-off-ns gpmc,access-ns gpmc,wr-access-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,bus-turnaround-ns gpmc,cycle2cycle-delay-ns gpmc,clk-activation-ns gpmc,wr-data-mux-bus-ns ti,max-irqs ti,max-crossbar-sources ti,reg-size ti,irqs-reserved ti,irqs-skip ti,irqs-safe-map syscon-pll-ctrl vdda_video-supply syscon-pol ti,efuse-settings ti,absolute-max-voltage-uv polling-delay-passive polling-delay thermal-sensors coefficients temperature hysteresis trip cooling-device vin-supply enable-active-high gpio id-gpios vbus-gpios simple-audio-card,name simple-audio-card,widgets simple-audio-card,routing simple-audio-card,format simple-audio-card,bitclock-master simple-audio-card,frame-master simple-audio-card,bitclock-inversion sound-dai system-clock-frequency reusable input 