    8     (                                                                    3   ti,dra718-evm ti,dra718 ti,dra722 ti,dra72 ti,dra7           &            7TI DRA718 EVM      chosen        B   =/ocp/interconnect@48000000/segment@0/target-module@6a000/serial@0         aliases       ?   I/ocp/interconnect@48000000/segment@0/target-module@70000/i2c@0        ?   N/ocp/interconnect@48000000/segment@0/target-module@72000/i2c@0        ?   S/ocp/interconnect@48000000/segment@0/target-module@60000/i2c@0        ?   X/ocp/interconnect@48000000/segment@0/target-module@7a000/i2c@0        ?   ]/ocp/interconnect@48000000/segment@0/target-module@7c000/i2c@0        B   b/ocp/interconnect@48000000/segment@0/target-module@6a000/serial@0         B   j/ocp/interconnect@48000000/segment@0/target-module@6c000/serial@0         B   r/ocp/interconnect@48000000/segment@0/target-module@20000/serial@0         B   z/ocp/interconnect@48000000/segment@0/target-module@6e000/serial@0         B   /ocp/interconnect@48000000/segment@0/target-module@66000/serial@0         B   /ocp/interconnect@48000000/segment@0/target-module@68000/serial@0         B   /ocp/interconnect@48400000/segment@0/target-module@20000/serial@0         B   /ocp/interconnect@48400000/segment@0/target-module@22000/serial@0         B   /ocp/interconnect@48400000/segment@0/target-module@24000/serial@0         E   /ocp/interconnect@4ae00000/segment@20000/target-module@b000/serial@0          X   /ocp/interconnect@48400000/segment@0/target-module@84000/switch@0/ethernet-ports/port@1       X   /ocp/interconnect@48400000/segment@0/target-module@84000/switch@0/ethernet-ports/port@2       B   /ocp/interconnect@4ae00000/segment@30000/target-module@c000/can@0         ?   /ocp/interconnect@48400000/segment@0/target-module@80000/can@0           /ocp/spi@4b300000            /ocp/ipu@58820000            /ocp/ipu@55020000            /ocp/dsp@40800000            /connector        timer            arm,armv7-timer       	   disabled          0                                 
           &         interrupt-controller@48211000            arm,cortex-a15-gic           	                 @  /    H!            H!              H!@             H!`                        	           &           3         interrupt-controller@48281000         &   ti,omap5-wugen-mpu ti,omap4-wugen-mpu            	                   /    H(                 &           3         cpus                                 cpu@0           ;cpu          arm,cortex-a15          /            G           [           bcpu         n         |                      3            opp-table            operating-points-v2-ti-cpu                     3      opp_nom-1000000000              ;          , P 0 , P 0                             opp_od-1176000000               FV          @  @ @  @                    opp_high@1500000000             Yh/          v ~  v ~                        soc          ti,omap-infra      mpu          ti,omap5-mpu            mpu          ocp          ti,dra7-l3-noc simple-bus                                                                                l3_main_1 l3_main_2          /    D              E                                          
      interconnect@4a000000            ti,dra7-l4-cfg simple-bus           /J      J     J           
  ap la ia0                                  $      J         J         J         segment@0            simple-bus                                \                                             @   @      P   P      `   `                        `  `     p  p                                      
   
      
  
                                                 @  @     P  P     `  `     p  p     	   	      	  	       target-module@2000           ti,sysc-omap4 ti,sysc           /               rev                                                 scm@0            ti,dra7-scm-core simple-bus         /                                                        scm_conf@0           syscon simple-bus           /                                                           3      pbias_regulator@e00          ti,pbias-dra7 ti,pbias-omap         /                    pbias_mmc_omap5         	pbias_mmc_omap5          w@        0 2Z        3            phy-gmii-sel             ti,dra7xx-phy-gmii-sel          /  T           H           3         clocks                               dss_deshdcp_clk@558         S             ti,gate-clock           [   	        `            /  X      ehrpwm0_tbclk@558           S             ti,gate-clock           [   
        `           /  X        3         ehrpwm1_tbclk@558           S             ti,gate-clock           [   
        `           /  X        3         ehrpwm2_tbclk@558           S             ti,gate-clock           [   
        `           /  X        3         sys_32k_ck          S             ti,mux-clock            [                    `           /          3   O            pinmux@1400          ti,dra7-padconf pinctrl-single          /     h                                  m                       	        |            ?        3      dcan1_pins_default                           3         dcan1_pins_sleep                            3         mmc1_pins_default_no_clk_pu       0    T     X     \     `     d     h           3         mmc1_pins_default         0    T     X     \     `     d     h         mmc1_pins_sdr12       0    T     X     \     `     d     h           3         mmc1_pins_hs          0    T     X     \     `     d     h           3         mmc1_pins_sdr25       0    T     X     \     `     d     h           3         mmc1_pins_sdr50       0    T   X   \   `   d   h         3         mmc1_pins_ddr50_rev10         0    T   X   \   `   d   h       mmc1_pins_ddr50_rev20         0    T    X    \    `    d    h          3         mmc1_pins_sdr104          0    T    X    \    `    d    h          3         mmc2_pins_default         P                                                            3         mmc2_pins_hs          P                                                            3         mmc2_pins_ddr_rev10       P                                                          mmc2_pins_ddr_rev20       P                                                  3         mmc2_pins_hs200       P                                                  3         mmc4_pins_default         0                                  3            scm_conf@1c04            syscon          /                         3         scm_conf@1c24            syscon          /  $   $        3   ^      dma-router@b78           ti,dra7-dma-crossbar            /  x                                                        3         dma-router@c78           ti,dra7-dma-crossbar            /  x   |                                                     3               target-module@5000           ti,sysc-omap4 ti,sysc           /  P            rev                                        P       cm_core_aon@0            ti,dra7-cm-core-aon simple-bus                                   /                               clocks                               atl_clkin0_ck           S             ti,dra7-atl-clock           [                  3         atl_clkin1_ck           S             ti,dra7-atl-clock           [                  3         atl_clkin2_ck           S             ti,dra7-atl-clock           [                  3         atl_clkin3_ck           S             ti,dra7-atl-clock           [                  3         hdmi_clkin_ck           S             fixed-clock                     3   /      mlb_clkin_ck            S             fixed-clock                     3         mlbp_clkin_ck           S             fixed-clock                     3         pciesref_acs_clk_ck         S             fixed-clock                  3   ?      ref_clkin0_ck           S             fixed-clock                   ref_clkin1_ck           S             fixed-clock                   ref_clkin2_ck           S             fixed-clock                   ref_clkin3_ck           S             fixed-clock                   rmii_clk_ck         S             fixed-clock                   sdvenc_clkin_ck         S             fixed-clock                   secure_32k_clk_src_ck           S             fixed-clock                    3   v      sys_clk32_crystal_ck            S             fixed-clock                    3         sys_clk32_pseudo_ck         S             fixed-factor-clock          [                      (  b        3         virt_12000000_ck            S             fixed-clock                   3   d      virt_13000000_ck            S             fixed-clock          ]@      virt_16800000_ck            S             fixed-clock          Y         3   f      virt_19200000_ck            S             fixed-clock         $         3   g      virt_20000000_ck            S             fixed-clock         1-         3   e      virt_26000000_ck            S             fixed-clock                 3   h      virt_27000000_ck            S             fixed-clock                 3   i      virt_38400000_ck            S             fixed-clock         I         3   j      sys_clkin2          S             fixed-clock         X         3   k      usb_otg_clkin_ck            S             fixed-clock                     3   s      video1_clkin_ck         S             fixed-clock                     3   9      video1_m2_clkin_ck          S             fixed-clock                     3   .      video2_clkin_ck         S             fixed-clock                     3   :      video2_m2_clkin_ck          S             fixed-clock                     3   -      dpll_abe_ck@1e0         S             ti,omap4-dpll-m4xen-clock           [              /                3         dpll_abe_x2_ck          S             ti,omap4-dpll-x2-clock          [           3         dpll_abe_m2x2_ck@1f0            S             ti,divider-clock            [           2           =           /           O         f        3         abe_clk@108         S             ti,divider-clock            [           2           /           }        3   m      dpll_abe_m2_ck@1f0          S             ti,divider-clock            [           2           =           /           O         f        3   o      dpll_abe_m3x2_ck@1f4            S             ti,divider-clock            [           2           =           /           O         f        3         dpll_core_byp_mux@12c           S             ti,mux-clock            [              `           /  ,        3         dpll_core_ck@120            S             ti,omap4-dpll-core-clock            [              /     $  ,  (        3         dpll_core_x2_ck         S             ti,omap4-dpll-x2-clock          [           3         dpll_core_h12x2_ck@13c          S             ti,divider-clock            [           2   ?        =           /  <         O         f        3         mpu_dpll_hs_clk_div         S             fixed-factor-clock          [                      (           3         dpll_mpu_ck@160         S             ti,omap5-mpu-dpll-clock         [              /  `  d  l  h        3         dpll_mpu_m2_ck@170          S             ti,divider-clock            [           2           =           /  p         O         f        3         mpu_dclk_div            S             fixed-factor-clock          [                      (           3   z      dsp_dpll_hs_clk_div         S             fixed-factor-clock          [                      (           3         dpll_dsp_byp_mux@240            S             ti,mux-clock            [              `           /  @        3         dpll_dsp_ck@234         S             ti,omap4-dpll-clock         [              /  4  8  @  <                   #F         3         dpll_dsp_m2_ck@244          S             ti,divider-clock            [           2           =           /  D         O         f                    #F         3          iva_dpll_hs_clk_div         S             fixed-factor-clock          [                      (           3   !      dpll_iva_byp_mux@1ac            S             ti,mux-clock            [      !        `           /          3   "      dpll_iva_ck@1a0         S             ti,omap4-dpll-clock         [      "        /                   #        Ep}@        3   #      dpll_iva_m2_ck@1b0          S             ti,divider-clock            [   #        2           =           /           O         f           $        %        3   $      iva_dclk            S             fixed-factor-clock          [   $                   (           3   |      dpll_gpu_byp_mux@2e4            S             ti,mux-clock            [              `           /          3   %      dpll_gpu_ck@2d8         S             ti,omap4-dpll-clock         [      %        /                   &        Ly@        3   &      dpll_gpu_m2_ck@2e8          S             ti,divider-clock            [   &        2           =           /           O         f           '        _(k        3   '      dpll_core_m2_ck@130         S             ti,divider-clock            [           2           =           /  0         O         f        3   (      core_dpll_out_dclk_div          S             fixed-factor-clock          [   (                   (           3   ~      dpll_ddr_byp_mux@21c            S             ti,mux-clock            [              `           /          3   )      dpll_ddr_ck@210         S             ti,omap4-dpll-clock         [      )        /                3   *      dpll_ddr_m2_ck@220          S             ti,divider-clock            [   *        2           =           /            O         f        3   p      dpll_gmac_byp_mux@2b4           S             ti,mux-clock            [              `           /          3   +      dpll_gmac_ck@2a8            S             ti,omap4-dpll-clock         [      +        /                3   ,      dpll_gmac_m2_ck@2b8         S             ti,divider-clock            [   ,        2           =           /           O         f        3   q      video2_dclk_div         S             fixed-factor-clock          [   -                   (           3         video1_dclk_div         S             fixed-factor-clock          [   .                   (           3         hdmi_dclk_div           S             fixed-factor-clock          [   /                   (           3         per_dpll_hs_clk_div         S             fixed-factor-clock          [                      (           3   B      usb_dpll_hs_clk_div         S             fixed-factor-clock          [                      (           3   F      eve_dpll_hs_clk_div         S             fixed-factor-clock          [                      (           3   0      dpll_eve_byp_mux@290            S             ti,mux-clock            [      0        `           /          3   1      dpll_eve_ck@284         S             ti,omap4-dpll-clock         [      1        /                3   2      dpll_eve_m2_ck@294          S             ti,divider-clock            [   2        2           =           /           O         f        3   3      eve_dclk_div            S             fixed-factor-clock          [   3                   (           3         dpll_core_h13x2_ck@140          S             ti,divider-clock            [           2   ?        =           /  @         O         f      dpll_core_h14x2_ck@144          S             ti,divider-clock            [           2   ?        =           /  D         O         f        3   P      dpll_core_h22x2_ck@154          S             ti,divider-clock            [           2   ?        =           /  T         O         f        3   <      dpll_core_h23x2_ck@158          S             ti,divider-clock            [           2   ?        =           /  X         O         f        3   U      dpll_core_h24x2_ck@15c          S             ti,divider-clock            [           2   ?        =           /  \         O         f      dpll_ddr_x2_ck          S             ti,omap4-dpll-x2-clock          [   *        3   4      dpll_ddr_h11x2_ck@228           S             ti,divider-clock            [   4        2   ?        =           /  (         O         f      dpll_dsp_x2_ck          S             ti,omap4-dpll-x2-clock          [           3   5      dpll_dsp_m3x2_ck@248            S             ti,divider-clock            [   5        2           =           /  H         O         f           6        ׄ         3   6      dpll_gmac_x2_ck         S             ti,omap4-dpll-x2-clock          [   ,        3   7      dpll_gmac_h11x2_ck@2c0          S             ti,divider-clock            [   7        2   ?        =           /           O         f        3   8      dpll_gmac_h12x2_ck@2c4          S             ti,divider-clock            [   7        2   ?        =           /           O         f      dpll_gmac_h13x2_ck@2c8          S             ti,divider-clock            [   7        2   ?        =           /           O         f      dpll_gmac_m3x2_ck@2bc           S             ti,divider-clock            [   7        2           =           /           O         f      gmii_m_clk_div          S             fixed-factor-clock          [   8                   (         hdmi_clk2_div           S             fixed-factor-clock          [   /                   (         hdmi_div_clk            S             fixed-factor-clock          [   /                   (         l3_iclk_div@100         S             ti,divider-clock            2           `           /           [            }        3   	      l4_root_clk_div         S             fixed-factor-clock          [   	                   (           3   
      video1_clk2_div         S             fixed-factor-clock          [   9                   (         video1_div_clk          S             fixed-factor-clock          [   9                   (         video2_clk2_div         S             fixed-factor-clock          [   :                   (         video2_div_clk          S             fixed-factor-clock          [   :                   (         dummy_ck            S             fixed-clock                      clockdomains          mpu-cm@300           ti,omap4-cm         /                                                    mpu-clkctrl@20           ti,clkctrl          /               S            dsp1-cm@400          ti,omap4-cm         /                                                    dsp1-clkctrl@20          ti,clkctrl          /               S           3            ipu-cm@500           ti,omap4-cm         /                                                    ipu1-clkctrl@20          ti,clkctrl          /               S              ;                  <        3   ;      ipu-clkctrl@50           ti,clkctrl          /   P   4        S           3            dsp2-cm@600          ti,omap4-cm         /                                                    dsp2-clkctrl@20          ti,clkctrl          /               S            rtc-cm@700           ti,omap4-cm         /      `                                           `   rtc-clkctrl@20           ti,clkctrl          /       (        S           3            vpe-cm@760           ti,omap4-cm         /  `                                          `      vpe-clkctrl@0            ti,clkctrl          /               S           3                  target-module@8000           ti,sysc-omap4 ti,sysc           /              rev                                                cm_core@0            ti,dra7-cm-core simple-bus                                   /      0                   0    clocks                               dpll_pcie_ref_ck@200            S             ti,omap4-dpll-clock         [              /                 3   =      dpll_pcie_ref_m2ldo_ck@210          S             ti,divider-clock            [   =        2           =           /           O         f        3   >      apll_pcie_in_clk_mux@4ae06118            ti,mux-clock            [   >   ?        S            /             `           3   @      apll_pcie_ck@21c            S             ti,dra7-apll-clock          [   @   =        /             3   A      optfclk_pciephy_div@4a00821c             ti,divider-clock            [   A        S            /                        `           2           3   `      apll_pcie_clkvcoldo         S             fixed-factor-clock          [   A                   (         apll_pcie_clkvcoldo_div         S             fixed-factor-clock          [   A                   (         apll_pcie_m2_ck         S             fixed-factor-clock          [   A                   (           3   u      dpll_per_byp_mux@14c            S             ti,mux-clock            [      B        `           /  L        3   C      dpll_per_ck@140         S             ti,omap4-dpll-clock         [      C        /  @  D  L  H        3   D      dpll_per_m2_ck@150          S             ti,divider-clock            [   D        2           =           /  P         O         f        3   E      func_96m_aon_dclk_div           S             fixed-factor-clock          [   E                   (           3         dpll_usb_byp_mux@18c            S             ti,mux-clock            [      F        `           /          3   G      dpll_usb_ck@180         S             ti,omap4-dpll-j-type-clock          [      G        /                3   H      dpll_usb_m2_ck@190          S             ti,divider-clock            [   H        2           =           /           O         f        3   L      dpll_pcie_ref_m2_ck@210         S             ti,divider-clock            [   =        2           =           /           O         f        3   t      dpll_per_x2_ck          S             ti,omap4-dpll-x2-clock          [   D        3   I      dpll_per_h11x2_ck@158           S             ti,divider-clock            [   I        2   ?        =           /  X         O         f        3   J      dpll_per_h12x2_ck@15c           S             ti,divider-clock            [   I        2   ?        =           /  \         O         f      dpll_per_h13x2_ck@160           S             ti,divider-clock            [   I        2   ?        =           /  `         O         f      dpll_per_h14x2_ck@164           S             ti,divider-clock            [   I        2   ?        =           /  d         O         f        3   Q      dpll_per_m2x2_ck@150            S             ti,divider-clock            [   I        2           =           /  P         O         f        3   K      dpll_usb_clkdcoldo          S             fixed-factor-clock          [   H                   (           3   N      func_128m_clk           S             fixed-factor-clock          [   J                   (         func_12m_fclk           S             fixed-factor-clock          [   K                   (         func_24m_clk            S             fixed-factor-clock          [   E                   (         func_48m_fclk           S             fixed-factor-clock          [   K                   (         func_96m_fclk           S             fixed-factor-clock          [   K                   (         l3init_60m_fclk@104         S             ti,divider-clock            [   L        /                      clkout2_clk@6b0         S             ti,gate-clock           [   M        `           /        l3init_960m_gfclk@6c0           S             ti,gate-clock           [   N        `           /        usb_phy1_always_on_clk32k@640           S             ti,gate-clock           [   O        `           /  @        3   Z      usb_phy2_always_on_clk32k@688           S             ti,gate-clock           [   O        `           /          3   \      usb_phy3_always_on_clk32k@698           S             ti,gate-clock           [   O        `           /          3   ]      gpu_core_gclk_mux@1220          S             ti,mux-clock            [   P   Q   '        `           /              R           '        3   R      gpu_hyd_gclk_mux@1220           S             ti,mux-clock            [   P   Q   '        `           /              S           '        3   S      l3instr_ts_gclk_div@e50         S             ti,divider-clock            [   T        `           /  P                        vip1_gclk_mux@1020          S             ti,mux-clock            [   	   U        `           /         vip2_gclk_mux@1028          S             ti,mux-clock            [   	   U        `           /  (      vip3_gclk_mux@1030          S             ti,mux-clock            [   	   U        `           /  0         clockdomains       coreaon_clkdm            ti,clockdomain          [   H         coreaon-cm@600           ti,omap4-cm         /                                                    coreaon-clkctrl@20           ti,clkctrl          /               S           3   a         l3main1-cm@700           ti,omap4-cm         /                                                    l3main1-clkctrl@20           ti,clkctrl          /       t        S           3            ipu2-cm@900          ti,omap4-cm         /  	                                           	       ipu2-clkctrl@20          ti,clkctrl          /               S           3            dma-cm@a00           ti,omap4-cm         /  
                                           
       dma-clkctrl@20           ti,clkctrl          /               S           3   X         emif-cm@b00          ti,omap4-cm         /                                                    emif-clkctrl@20          ti,clkctrl          /               S            atl-cm@c00           ti,omap4-cm         /                                                    atl-clkctrl@0            ti,clkctrl          /               S           3            l4cfg-cm@d00             ti,omap4-cm         /                                                    l4cfg-clkctrl@20             ti,clkctrl          /               S           3   b         l3instr-cm@e00           ti,omap4-cm         /                                                    l3instr-clkctrl@20           ti,clkctrl          /               S            cam-cm@1000          ti,omap4-cm         /                                                    cam-clkctrl@20           ti,clkctrl          /       ,        S           3            dss-cm@1100          ti,omap4-cm         /                                                    dss-clkctrl@20           ti,clkctrl          /               S           3            gpu-cm@1200          ti,omap4-cm         /                                                    gpu-clkctrl@20           ti,clkctrl          /               S           3            l3init-cm@1300           ti,omap4-cm         /                                                    l3init-clkctrl@20            ti,clkctrl          /       l              S           3   Y      pcie-clkctrl@b0          ti,clkctrl          /              S           3   _      gmac-clkctrl@d0          ti,clkctrl          /              S           3            l4per-cm@1700            ti,omap4-cm         /                                                    l4per-clkctrl@28             ti,clkctrl        (  /   (   d      $      <  @     p           S              V  \              W        3         l4sec-clkctrl@1a0            ti,clkctrl          /     ,        S           3         l4per2-clkctrl@c             ti,clkctrl        @  /                          8     `     x   $     <        S           3   V      l4per3-clkctrl@14            ti,clkctrl          /              0           S           3                  target-module@56000          ti,sysc-omap2 ti,sysc           / `     `,    `(           rev sysc syss             #                                                             [   X                bfck                                       `       dma-controller@0             ti,omap4430-sdma ti,omap-sdma           /             0                              	          
                                             3            target-module@5e000          ti,sysc       	   disabled                                                     target-module@80000          ti,sysc-omap2 ti,sysc           /                        rev sysc syss                                                   [   Y               bfck                                               ocp2scp@0            ti,omap-ocp2scp                                                     /           phy@4000             ti,dra7x-usb2 ti,omap-usb2          /  @                          [   Z   Y              bwkupclk refclk          H            /   [        3         phy@5000              ti,dra7x-usb2-phy2 ti,omap-usb2         /  P                 t        [   \   Y               bwkupclk refclk          H            /   [        3         phy@4400             ti,omap-usb3            /  D      H    d  L    @        phy_rx phy_tx pll_ctrl               p        [   ]      Y              bwkupclk sysclk refclk           H            3               target-module@90000          ti,sysc-omap2 ti,sysc           / 	      	     	            rev sysc syss                                                   [   Y               bfck                                       	        ocp2scp@0            ti,omap-ocp2scp                                                     /           pciephy@4000             ti,phy-pipe3-pcie           /  @      D    d        phy_rx phy_tx              ^           :   ^         4  [   =   >   _          _       	   _       
   `         ;  bdpll_ref dpll_ref_m2 wkupclk refclk div-clk phy-div sysclk          H            3         pciephy@5000             ti,phy-pipe3-pcie           /  P      T    d        phy_rx phy_tx              ^            :   ^         4  [   =   >   _         _      	   _      
   `         ;  bdpll_ref dpll_ref_m2 wkupclk refclk div-clk phy-div sysclk          H          	   disabled            3         phy@6000             ti,phy-pipe3-sata           /  `      d    d  h    @        phy_rx phy_tx pll_ctrl               t        [      Y   h           bsysclk refclk           E             H          	   disabled            3               target-module@a0000          ti,sysc       	   disabled                                          
           target-module@d9000          ti,sysc-omap4-sr ti,sysc            / 8           sysc                                            [   a               bfck                                                 target-module@dd000          ti,sysc-omap4-sr ti,sysc            / 8           sysc                                            [   a               bfck                                                 target-module@e0000          ti,sysc       	   disabled                                                     target-module@f4000          ti,sysc-omap4 ti,sysc           / @     @         	  rev sysc                                         [   b               bfck                                       @       mailbox@0            ti,omap4-mailbox            /             $                                         U           a           s         	   disabled             target-module@f6000          ti,sysc-omap2 ti,sysc           / `     `    `           rev sysc syss                                                   [   b               bfck                                       `       spinlock@0           ti,omap4-hwspinlock         /                              segment@100000           simple-bus                                              0  0                                                       0  0     @  @     P  P     `  `     p  p                                                                        0  0     @  @     P  P     `  `     p  p                                          0  0     @  @     P  P     `  `     p  p                            0  0     @  @     P  P     `  `     p  p                                                                                                  target-module@2000           ti,sysc       	   disabled                                                      target-module@8000           ti,sysc       	   disabled                                                     target-module@40000          ti,sysc       	   disabled                                                     target-module@51000          ti,sysc       	   disabled                                                    target-module@53000          ti,sysc       	   disabled                                          0          target-module@55000          ti,sysc       	   disabled                                          P          target-module@57000          ti,sysc       	   disabled                                          p          target-module@59000          ti,sysc       	   disabled                                                    target-module@5b000          ti,sysc       	   disabled                                                    target-module@5d000          ti,sysc       	   disabled                                                    target-module@5f000          ti,sysc       	   disabled                                                    target-module@61000          ti,sysc       	   disabled                                                    target-module@63000          ti,sysc       	   disabled                                          0          target-module@65000          ti,sysc       	   disabled                                          P          target-module@67000          ti,sysc       	   disabled                                          p          target-module@69000          ti,sysc       	   disabled                                                    target-module@6b000          ti,sysc       	   disabled                                                    target-module@6d000          ti,sysc       	   disabled                                                    target-module@71000          ti,sysc       	   disabled                                                    target-module@73000          ti,sysc       	   disabled                                          0          target-module@75000          ti,sysc       	   disabled                                          P          target-module@77000          ti,sysc       	   disabled                                          p          target-module@79000          ti,sysc       	   disabled                                                    target-module@7b000          ti,sysc       	   disabled                                                    target-module@7d000          ti,sysc       	   disabled                                                    target-module@81000          ti,sysc       	   disabled                                                    target-module@83000          ti,sysc       	   disabled                                          0          target-module@85000          ti,sysc       	   disabled                                          P          target-module@87000          ti,sysc       	   disabled                                          p             segment@200000           simple-bus                                     !       !                                                                                  !        !        !      0  !0     @  !@     P  !P       "       "       !       !       !       !        "        "     @  "@     P  "P     `  "`     p  "p       "       "       "       "        #        #        #      0  #0     @  #@     P  #P     `  #`     p  #p       !       !       target-module@0          ti,sysc       	   disabled                                                      target-module@a000           ti,sysc       	   disabled                                                     target-module@c000           ti,sysc       	   disabled                                                     target-module@e000           ti,sysc       	   disabled                                                     target-module@10000          ti,sysc       	   disabled                                                     target-module@12000          ti,sysc       	   disabled                                                     target-module@14000          ti,sysc       	   disabled                                          @          target-module@18000          ti,sysc       	   disabled                                                    target-module@1a000          ti,sysc       	   disabled                                                    target-module@1c000          ti,sysc       	   disabled                                                    target-module@1e000          ti,sysc       	   disabled                                                    target-module@20000          ti,sysc       	   disabled                                                     target-module@24000          ti,sysc       	   disabled                                          @          target-module@26000          ti,sysc       	   disabled                                          `          target-module@2a000          ti,sysc       	   disabled                                                    target-module@2c000          ti,sysc       	   disabled                                                    target-module@2e000          ti,sysc       	   disabled                                                    target-module@30000          ti,sysc       	   disabled                                                     target-module@32000          ti,sysc       	   disabled                                                     target-module@34000          ti,sysc       	   disabled                                          @          target-module@36000          ti,sysc       	   disabled                                          `                interconnect@4ae00000            ti,dra7-l4-wkup simple-bus          /J     J    J          
  ap la ia0                                  0      J        J        J        J        segment@0            simple-bus                                 l                                 `   `                @   @      P   P                         target-module@4000           ti,sysc-omap2 ti,sysc           /  @      @         	  rev sysc                                 [   c   0            bfck                                        @       counter@0            ti,omap-counter32k          /       @         target-module@6000           ti,sysc-omap4 ti,sysc           /  `            rev                                        `        prm@0            ti,dra7-prm simple-bus          /      0                                                               0    clocks                               sys_clkin1@110          S             ti,mux-clock            [   d   e   f   g   h   i   j        /           O        3         abe_dpll_sys_clk_mux@118            S             ti,mux-clock            [      k        /          3   l      abe_dpll_bypass_clk_mux@114         S             ti,mux-clock            [   l   O        /          3         abe_dpll_clk_mux@10c            S             ti,mux-clock            [   l   O        /          3         abe_24m_fclk@11c            S             ti,divider-clock            [           /                        3   W      aess_fclk@178           S             ti,divider-clock            [   m        /  x        2           3   n      abe_giclk_div@174           S             ti,divider-clock            [   n        /  t        2         abe_lp_clk_div@1d8          S             ti,divider-clock            [           /                         3         abe_sys_clk_div@120         S             ti,divider-clock            [           /           2         adc_gfclk_mux@1dc           S             ti,mux-clock            [      k   O        /        sys_clk1_dclk_div@1c8           S             ti,divider-clock            [           2   @        /           }        3   w      sys_clk2_dclk_div@1cc           S             ti,divider-clock            [   k        2   @        /           }        3   x      per_abe_x1_dclk_div@1bc         S             ti,divider-clock            [   o        2   @        /           }        3   y      dsp_gclk_div@18c            S             ti,divider-clock            [            2   @        /           }        3   {      gpu_dclk@1a0            S             ti,divider-clock            [   '        2   @        /           }        3   }      emif_phy_dclk_div@190           S             ti,divider-clock            [   p        2   @        /           }        3         gmac_250m_dclk_div@19c          S             ti,divider-clock            [   q        2   @        /           }        3   r      gmac_main_clk           S             fixed-factor-clock          [   r                   (           3         l3init_480m_dclk_div@1ac            S             ti,divider-clock            [   L        2   @        /           }        3         usb_otg_dclk_div@184            S             ti,divider-clock            [   s        2   @        /           }        3         sata_dclk_div@1c0           S             ti,divider-clock            [           2   @        /           }        3         pcie2_dclk_div@1b8          S             ti,divider-clock            [   t        2   @        /           }        3         pcie_dclk_div@1b4           S             ti,divider-clock            [   u        2   @        /           }        3         emu_dclk_div@194            S             ti,divider-clock            [           2   @        /           }        3         secure_32k_dclk_div@1c4         S             ti,divider-clock            [   v        2   @        /           }        3         clkoutmux0_clk_mux@158          S             ti,mux-clock          X  [   w   x   y   z   {   |   }   ~      r                                            /  X      clkoutmux1_clk_mux@15c          S             ti,mux-clock          X  [   w   x   y   z   {   |   }   ~      r                                            /  \      clkoutmux2_clk_mux@160          S             ti,mux-clock          X  [   w   x   y   z   {   |   }   ~      r                                            /  `        3   M      custefuse_sys_gfclk_div         S             fixed-factor-clock          [                      (         eve_clk@180         S             ti,mux-clock            [   3   6        /        hdmi_dpll_clk_mux@164           S             ti,mux-clock            [      k        /  d      mlb_clk@134         S             ti,divider-clock            [           2   @        /  4         }      mlbp_clk@130            S             ti,divider-clock            [           2   @        /  0         }      per_abe_x1_gfclk2_div@138           S             ti,divider-clock            [   o        2   @        /  8         }      timer_sys_clk_div@144           S             ti,divider-clock            [           /  D        2           3         video1_dpll_clk_mux@168         S             ti,mux-clock            [      k        /  h      video2_dpll_clk_mux@16c         S             ti,mux-clock            [      k        /  l      wkupaon_iclk_mux@108            S             ti,mux-clock            [              /          3   T         clockdomains          wkupaon-cm@1800          ti,omap4-cm         /                                                    wkupaon-clkctrl@20           ti,clkctrl          /       l        S           3   c         prm@400       "   ti,dra7-prm-inst ti,omap-prm-inst           /                         3         prm@500       "   ti,dra7-prm-inst ti,omap-prm-inst           /                         3         prm@700       "   ti,dra7-prm-inst ti,omap-prm-inst           /                         3         prm@f00       "   ti,dra7-prm-inst ti,omap-prm-inst           /            prm@1b00          "   ti,dra7-prm-inst ti,omap-prm-inst           /      @                 prm@1b40          "   ti,dra7-prm-inst ti,omap-prm-inst           /  @   @      prm@1b80          "   ti,dra7-prm-inst ti,omap-prm-inst           /     @      prm@1bc0          "   ti,dra7-prm-inst ti,omap-prm-inst           /     @      prm@1c00          "   ti,dra7-prm-inst ti,omap-prm-inst           /      `            target-module@c000           ti,sysc-omap4 ti,sysc           /              rev                                               scm_conf@0           syscon          /               3               segment@10000            simple-bus                                 `                      @  @      P  P                                       target-module@0          ti,sysc-omap2 ti,sysc           /                          rev sysc syss                                                      [   c          c            
  bfck dbclk                                                  gpio@0           ti,omap4-gpio           /                                                       	                    target-module@4000           ti,sysc-omap2 ti,sysc           /  @      @     @           rev sysc syss              "                                        [   c               bfck                                        @       wdt@0            ti,omap3-wdt            /                       K            target-module@8000           ti,sysc-omap4-timer ti,sysc         /                 	  rev sysc                                            [   c                bfck                                                                 timer@0          ti,omap5430-timer           /               [   c               bfck                                         c                  O         target-module@c000           ti,sysc       	   disabled                                                        segment@20000            simple-bus                                     `  `                                          0  0      p  p                                                               target-module@0          ti,sysc-omap4-timer ti,sysc         /                   	  rev sysc                                            [   c   (            bfck                                                timer@0          ti,omap5430-timer           /                       Z                              target-module@2000           ti,sysc       	   disabled                                                      target-module@6000           ti,sysc       	   disabled                                   H        `         p                (         *         0             target-module@b000           ti,sysc-omap2 ti,sysc           /  P     T     X           rev sysc syss                                                      [   c   `            bfck                                               serial@0             ti,dra742-uart ti,omap4-uart            /                                  l       	   disabled             target-module@f000           ti,sysc       	   disabled                                                        segment@30000            simple-bus                                                                                  0  0      @  @      P  P      `  `      p  p                               target-module@1000           ti,sysc       	   disabled                                                     target-module@3000           ti,sysc       	   disabled                                           0          target-module@5000           ti,sysc       	   disabled                                           P          target-module@7000           ti,sysc       	   disabled                                           p          target-module@9000           ti,sysc       	   disabled                                                     target-module@c000           ti,sysc-omap4 ti,sysc           /              rev         [   c   h            bfck                                                can@0            ti,dra7-d_can           /                     X                               [   c   h            okay            	default sleep active                       !           +                  interconnect@48000000            ti,dra7-l4-per1 simple-bus        0  /H      H     H     H     H     H             ap la ia0 ia1 ia2 ia3                                        H           H          segment@0            simple-bus                                                                                         0  0     @  @     P  P     `  `     p  p                   P  P     `  `     p  p                                                                                                                                  0  0            0  0     @  @              0  0                   `  `     p  p                                   	  	     	  	     	  	     	  	     	  	     	  	                   	   	       	   	      
@  
@     
`  
`     
  
   @  
  
     
  
     
  
     `  `     p  p     @  @     P  P                                                 P  P     `  `     
   
      
0  
0                                
P  
P                                   target-module@20000          ti,sysc-omap2 ti,sysc           /  P     T     X           rev sysc syss                                                      [     (            bfck                                               serial@0             ti,dra742-uart ti,omap4-uart            /                       E           l       	   disabled            5      5      6        :tx rx            target-module@32000          ti,sysc-omap4-timer ti,sysc         /                 	  rev sysc                                            [                  bfck                                               timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    !            target-module@34000          ti,sysc-omap4-timer ti,sysc         / @     @         	  rev sysc                                            [                  bfck                                       @       timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    "           3            target-module@36000          ti,sysc-omap4-timer ti,sysc         / `     `         	  rev sysc                                            [                   bfck                                       `       timer@0          ti,omap5430-timer           /               [                     bfck timer_sys_ck                    #           3            target-module@3e000          ti,sysc-omap4-timer ti,sysc         /               	  rev sysc                                            [      (            bfck                                              timer@0          ti,omap5430-timer           /               [      (              bfck timer_sys_ck                    (           3            target-module@51000          ti,sysc-omap2 ti,sysc           /                     rev sysc syss                                                      [                         
  bfck dbclk                                                gpio@0           ti,omap4-gpio           /                                                       	                   3            target-module@53000          ti,sysc-omap2 ti,sysc           / 0     0    1           rev sysc syss                                                      [                         
  bfck dbclk                                         0       gpio@0           ti,omap4-gpio           /                       t                                	                    target-module@55000          ti,sysc-omap2 ti,sysc           / P     P    Q           rev sysc syss                                                      [      8          8         
  bfck dbclk                                         P       gpio@0           ti,omap4-gpio           /                                                       	                    target-module@57000          ti,sysc-omap2 ti,sysc           / p     p    q           rev sysc syss                                                      [      @          @         
  bfck dbclk                                         p       gpio@0           ti,omap4-gpio           /                                                       	                    target-module@59000          ti,sysc-omap2 ti,sysc           /                     rev sysc syss                                                      [      H          H         
  bfck dbclk                                                gpio@0           ti,omap4-gpio           /                                                       	                    target-module@5b000          ti,sysc-omap2 ti,sysc           /                     rev sysc syss                                                      [      P          P         
  bfck dbclk                                                gpio@0           ti,omap4-gpio           /                                                       	                   3            target-module@5d000          ti,sysc-omap2 ti,sysc           /                     rev sysc syss                                                      [      X          X         
  bfck dbclk                                                gpio@0           ti,omap4-gpio           /                                                       	                   3            target-module@60000          ti,sysc-omap2 ti,sysc           /                        rev sysc syss                                                     [                  bfck                                               i2c@0            ti,omap4-i2c            /                       8                                   	   disabled             target-module@66000          ti,sysc-omap2 ti,sysc           / `P    `T    `X           rev sysc syss                                                      [     H            bfck                                       `       serial@0             ti,dra742-uart ti,omap4-uart            /                       d           l       	   disabled            5      ?      @        :tx rx            target-module@68000          ti,sysc-omap2 ti,sysc           / P    T    X           rev sysc syss                                                      [      0            bfck                                              serial@0             ti,dra742-uart ti,omap4-uart            /                       e           l       	   disabled            5      O      P        :tx rx            target-module@6a000          ti,sysc-omap2 ti,sysc           / P    T    X           rev sysc syss                                                      [                 bfck                                              serial@0             ti,dra742-uart ti,omap4-uart            /                         C                l          okay            5      1      2        :tx rx            target-module@6c000          ti,sysc-omap2 ti,sysc           / P    T    X           rev sysc syss                                                      [                  bfck                                              serial@0             ti,dra742-uart ti,omap4-uart            /                       D           l       	   disabled            5      3      4        :tx rx            target-module@6e000          ti,sysc-omap2 ti,sysc           / P    T    X           rev sysc syss                                                      [     0            bfck                                              serial@0             ti,dra742-uart ti,omap4-uart            /                       A           l       	   disabled            5      7      8        :tx rx            target-module@70000          ti,sysc-omap2 ti,sysc           /                        rev sysc syss                                                     [      x            bfck                                               i2c@0            ti,omap4-i2c            /                       3                                      okay                gpio@20          nxp,pcf8575         /                                 	                    &                          3         gpio@21          ti,pcf8575 nxp,pcf8575          /   !        D                               	                    &                          3         tlv320aic3106@19            Y             ti,tlv320aic3106            /           j   (        x            okay                                                        3        lp8733@60         
   ti,lp8733           /   `                                               regulators     buck0           	lp8733-buck0             P        0                         buck1           	lp8733-buck1             P        0                         ldo0            	lp8733-ldo0          2Z        0 2Z      ldo1            	lp8733-ldo1          2Z        0 2Z                          3   [            lp8732@61         
   ti,lp8732           /   a                                               regulators     buck0           	lp8732-buck0             w@        0 w@                          3        buck1           	lp8732-buck1             p        0 p                        ldo0            	lp8732-ldo0          w@        0 w@                          3         ldo1            	lp8732-ldo1          w@        0 w@                          3                     target-module@72000          ti,sysc-omap2 ti,sysc           /                        rev sysc syss                                                     [                  bfck                                               i2c@0            ti,omap4-i2c            /                       4                                   	   disabled             target-module@78000          ti,sysc-omap2 ti,sysc           /                     rev sysc syss                                                     [      0            bfck                                              elm@0            ti,am3352-elm           /                                  okay            3            target-module@7a000          ti,sysc-omap2 ti,sysc           /                     rev sysc syss                                                     [                  bfck                                              i2c@0            ti,omap4-i2c            /                       9                                   	   disabled             target-module@7c000          ti,sysc-omap2 ti,sysc           /                     rev sysc syss                                                     [      (            bfck                                              i2c@0            ti,omap4-i2c            /                       7                                      okay                pcf8575@26           ti,pcf8575 nxp,pcf8575          /   &                            D  +        3      p1                   '                -        8vin6_sel_s0       p0                   '                B        8pm_oe_n          ov5640@3c            ovti,ov5640         /   <        [           bxclk       port       endpoint            N           ^            j              3                     target-module@86000          ti,sysc-omap4-timer ti,sysc         / `     `         	  rev sysc                                            [                   bfck                                       `       timer@0          ti,omap5430-timer           /               [                     bfck timer_sys_ck                    )           3            target-module@88000          ti,sysc-omap4-timer ti,sysc         /               	  rev sysc                                            [                  bfck                                              timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    *           3            target-module@90000          ti,sysc-omap2 ti,sysc           / 	    	         	  rev sysc                                      [                   bfck                                       	         rng@0            ti,omap4-rng            /                        /           [   	        bfck          target-module@98000          ti,sysc-omap4 ti,sysc           / 	     	         	  rev sysc                                            [                  bfck                                       	       spi@0            ti,omap4-mcspi          /                       <                                     u         @  5      #      $      %      &      '      (      )      *         :tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3       	   disabled             target-module@9a000          ti,sysc-omap4 ti,sysc           / 	     	         	  rev sysc                                            [                  bfck                                       	       spi@0            ti,omap4-mcspi          /                       =                                     u            5      +      ,      -      .        :tx0 rx0 tx1 rx1       	   disabled             target-module@9c000          ti,sysc-omap4 ti,sysc           / 	     	         	  rev sysc                                                                 [   Y               bfck                                       	       mmc@0            ti,dra7-sdhci           /                       N            okay                       q                         *  	default hs sdr12 sdr25 sdr50 ddr50 sdr104                                                             !           +                                                                         target-module@a2000          ti,sysc       	   disabled                                          
           target-module@a4000          ti,sysc       	   disabled                                          
@        
P          target-module@a5000          ti,sysc-omap2 ti,sysc           / 
P0    
P4    
P8           rev sysc syss                                                      [                  bfck                                       
P       des@0            ti,omap4-des            /                       M           5      u      t        :tx rx           [   	        bfck          target-module@a8000          ti,sysc       	   disabled                                          
   @       target-module@ad000          ti,sysc-omap4 ti,sysc           / 
     
         	  rev sysc                                                                 [                  bfck                                       
       mmc@0            ti,dra7-sdhci           /                       Y         	   disabled            А              @           target-module@b2000          ti,sysc-omap2 ti,sysc           /                        rev sysc syss                                          [      `            bfck                                               1w@0             ti,omap3-1w         /                       5            target-module@b4000          ti,sysc-omap4 ti,sysc           / @     @         	  rev sysc                                                                 [   Y               bfck                                       @       mmc@0            ti,dra7-sdhci           /                       Q            okay            q                                                   	default hs ddr_1_8v hs200_1_8v                                 +        !           +                                                   target-module@b8000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                            [                  bfck                                              spi@0            ti,omap4-mcspi          /                       V                                     u           5                    :tx0 rx0       	   disabled             target-module@ba000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                            [                  bfck                                              spi@0            ti,omap4-mcspi          /                       +                                     u           5      F      G        :tx0 rx0       	   disabled             target-module@d1000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                                                 [                  bfck                                              mmc@0            ti,dra7-sdhci           /                       [            okay            q              @                                            9         L         +        	default hs sdr12 sdr25                     !           +                                           wifi@2        
   ti,wl1835           /            &                              target-module@d5000          ti,sysc       	   disabled                                          P             segment@200000           simple-bus                                    interconnect@48400000            ti,dra7-l4-per2 simple-bus        (  /H@     H@    H@    H@    H@            ap la ia0 ia1 ia2                                  l      H@   @  E  E   @  E  E   @  F   F    @  HC` HC`  @  HC HC  @  HD HD  @  HE  HE   @  HE@ HE@  @     segment@0            simple-bus                                T                                @  @   @                                                            @  @      `  `                                   `  `     p  p                                                                                           0  0                                      @  @      `  `                                    @  @     P  P                                                           0  0     @  @     P  P     `  `     p  p                                                             E  E   @  E  E   @  F   F    @  HC` HC`  @  HC HC  @  HD HD  @  HE  HE   @  HE@ HE@  @     target-module@20000          ti,sysc-omap2 ti,sysc           /  P     T     X           rev sysc syss                                                      [   V              bfck                                               serial@0             ti,dra742-uart ti,omap4-uart            /                                  l       	   disabled             target-module@22000          ti,sysc-omap2 ti,sysc           /  P     T     X           rev sysc syss                                                      [   V              bfck                                               serial@0             ti,dra742-uart ti,omap4-uart            /                                  l       	   disabled             target-module@24000          ti,sysc-omap2 ti,sysc           / @P    @T    @X           rev sysc syss                                                      [   V              bfck                                       @       serial@0             ti,dra742-uart ti,omap4-uart            /                                  l       	   disabled             target-module@2c000          ti,sysc       	   disabled                                                    target-module@36000          ti,sysc       	   disabled                                          `          target-module@3a000          ti,sysc       	   disabled                                                    target-module@3c000          ti,sysc-omap4 ti,sysc           /             rev         [                   bfck                                              atl@0            ti,dra7-atl         /              b                    [                  bfck          okay               l                              k   o                
@   V"    atl2            u           y               target-module@3e000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                         [   V               bfck                                              epwmss@0              ti,dra746-pwmss ti,am33xx-pwmss         /       0                               	   disabled                          ecap@100             ti,dra746-ecap ti,am3352-ecap           }           /              [   
        bfck       	   disabled          pwm@200       "   ti,dra746-ehrpwm ti,am3352-ehrpwm           }           /              [      
      
  btbclk fck         	   disabled                target-module@40000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                         [   V               bfck                                               epwmss@0              ti,dra746-pwmss ti,am33xx-pwmss         /       0                               	   disabled                          ecap@100             ti,dra746-ecap ti,am3352-ecap           }           /              [   
        bfck       	   disabled          pwm@200       "   ti,dra746-ehrpwm ti,am3352-ehrpwm           }           /              [      
      
  btbclk fck         	   disabled                target-module@42000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                         [   V               bfck                                               epwmss@0              ti,dra746-pwmss ti,am33xx-pwmss         /       0                               	   disabled                          ecap@100             ti,dra746-ecap ti,am3352-ecap           }           /              [   
        bfck       	   disabled          pwm@200       "   ti,dra746-ehrpwm ti,am3352-ehrpwm           }           /              [      
      
  btbclk fck         	   disabled                target-module@46000          ti,sysc       	   disabled                                          `          target-module@48000          ti,sysc       	   disabled                                                    target-module@4a000          ti,sysc       	   disabled                                                    target-module@4c000          ti,sysc       	   disabled                                                    target-module@50000          ti,sysc       	   disabled                                                     target-module@54000          ti,sysc       	   disabled                                          @          target-module@58000          ti,sysc       	   disabled                                                     target-module@5b000          ti,sysc       	   disabled                                                    target-module@5d000          ti,sysc       	   disabled                                                    target-module@60000          ti,sysc-dra7-mcasp ti,sysc          /                 	  rev sysc                            $  [                                       bfck ahclkx ahclkr                                               E  E   @     mcasp@0          ti,dra7-mcasp-audio         /        E             mpu dat                 h          g           tx rx           5                          :tx rx         $  [                                       bfck ahclkx ahclkr         	   disabled             target-module@64000          ti,sysc-dra7-mcasp ti,sysc          / @     @         	  rev sysc                            $  [   V  T       V  T      V  T           bfck ahclkx ahclkr                                         @     E  E   @     mcasp@0          ti,dra7-mcasp-audio         /        E             mpu dat                                      tx rx           5                          :tx rx         $  [   V  T                 V  T           bfck ahclkx ahclkr         	   disabled             target-module@68000          ti,sysc-dra7-mcasp ti,sysc          /               	  rev sysc                              [   V  \       V  \           bfck ahclkx                                             F   F    @     mcasp@0          ti,dra7-mcasp-audio         /        F              mpu dat                                      tx rx           5                          :tx rx           [   V  \       V  \           bfck ahclkx           okay            Y               V  \                                                                                           3           target-module@6c000          ti,sysc-dra7-mcasp ti,sysc          /               	  rev sysc                              [   V         V             bfck ahclkx                                             HC` HC`  @     mcasp@0          ti,dra7-mcasp-audio         /        HC`            mpu dat                                      tx rx           5                          :tx rx           [   V         V             bfck ahclkx        	   disabled             target-module@70000          ti,sysc-dra7-mcasp ti,sysc          /                 	  rev sysc                              [   V  l       V  l           bfck ahclkx                                              HC HC  @     mcasp@0          ti,dra7-mcasp-audio         /        HC            mpu dat                                      tx rx           5                          :tx rx           [   V  l       V  l           bfck ahclkx        	   disabled             target-module@74000          ti,sysc-dra7-mcasp ti,sysc          / @     @         	  rev sysc                              [   V         V             bfck ahclkx                                        @     HD HD  @     mcasp@0          ti,dra7-mcasp-audio         /        HD            mpu dat                                      tx rx           5                          :tx rx           [   V         V             bfck ahclkx        	   disabled             target-module@78000          ti,sysc-dra7-mcasp ti,sysc          /               	  rev sysc                              [   V         V             bfck ahclkx                                             HE  HE   @     mcasp@0          ti,dra7-mcasp-audio         /        HE             mpu dat                                      tx rx           5                          :tx rx           [   V         V             bfck ahclkx        	   disabled             target-module@7c000          ti,sysc-dra7-mcasp ti,sysc          /               	  rev sysc                              [   V         V             bfck ahclkx                                             HE@ HE@  @     mcasp@0          ti,dra7-mcasp-audio         /        HE@            mpu dat                                      tx rx           5                          :tx rx           [   V         V             bfck ahclkx        	   disabled             target-module@80000          ti,sysc-omap4 ti,sysc           /              rev         [   V              bfck                                                can@0            ti,dra7-d_can           /                     X                              [         	   disabled             target-module@84000          ti,sysc-omap4-simple ti,sysc            / R     R    R           rev sysc syss                                                                [                   bfck                                       @   @             switch@0          #   ti,dra7-cpsw-switch ti,cpsw-switch          /      @                   @         [           bfck                                              okay          0         N         O         P         Q           rx_thresh rx tx misc          $                 	         
      ethernet-ports                               port@1          /           port1                                                  	  rgmii-id                     port@2          /           port2                                                  	  rgmii-id                        mdio@1000            ti,cpsw-mdio ti,davinci_mdio            [           bfck                                    B@        /         ethernet-phy@2          /                      1            F            T         l        3         ethernet-phy@3          /                      1            F            T         l        3            cpts            [                  bcpts                   target-module@5b000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                          [                  bfck                                              cal@0            ti,dra72-cal            /             @  	    @      "  cal_top cal_rx_core0 cal_rx_core1                   w                   ports                                port@0          /       endpoint            N           ^            j              3            port@1          /                     interconnect@48800000            ti,dra7-l4-per3 simple-bus        (  /H     H    H    H    H            ap la ia0 ia1 ia2                                        H         segment@0            simple-bus                                                                                                           0  0     @  @     P  P     `  `     p  p                                                                                                                                                                                                                                    0  0     @  @     P  P     `  `     p  p                                                                                      0  0     @  @     P  P     `  `     p  p                                 @  @     P  P                                            0  0                       `  `     p  p                        @   @      P   P              
   
                                                                                                  0   0       target-module@2000           ti,sysc-omap4 ti,sysc           /                   	  rev sysc                                         [   b               bfck                                                mailbox@0            ti,omap4-mailbox            /             0         {         |         }         ~           U           a           s         	   disabled             target-module@4000           ti,sysc       	   disabled                                           @          target-module@a000           ti,sysc       	   disabled                                                     target-module@10000          ti,sysc       	   disabled                                                     target-module@16000          ti,sysc       	   disabled                                          `          target-module@1c000          ti,sysc       	   disabled                                                    target-module@1e000          ti,sysc       	   disabled                                                    target-module@20000          ti,sysc-omap4-timer ti,sysc         /                 	  rev sysc                                            [                  bfck                                               timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    $           3            target-module@22000          ti,sysc-omap4-timer ti,sysc         /                 	  rev sysc                                            [                  bfck                                               timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    %            target-module@24000          ti,sysc-omap4-timer ti,sysc         / @     @         	  rev sysc                                            [                  bfck                                       @       timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    &           3            target-module@26000          ti,sysc-omap4-timer ti,sysc         / `     `         	  rev sysc                                            [                   bfck                                       `       timer@0          ti,omap5430-timer           /               [                     bfck timer_sys_ck                    '           3            target-module@28000          ti,sysc-omap4-timer ti,sysc         /               	  rev sysc                                            [                  bfck                                              timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                   S                     target-module@2a000          ti,sysc-omap4-timer ti,sysc         /               	  rev sysc                                            [                  bfck                                              timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                   T                     target-module@2c000          ti,sysc-omap4-timer ti,sysc         /               	  rev sysc                                            [                  bfck                                                                timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                   U                                                 target-module@2e000          ti,sysc-omap4-timer ti,sysc         /               	  rev sysc                                            [                 bfck                                                                timer@0          ti,omap5430-timer           /               [                   bfck timer_sys_ck                   V                                                target-module@38000          ti,sysc-omap4-simple ti,sysc            / t    x         	  rev sysc                                 [      $            bfck                                                 	   disabled       rtc@0            ti,am3352-rtc           /                                            [   O      	   disabled             target-module@3a000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                         [   b   (            bfck                                              mailbox@0            ti,omap4-mailbox            /             0                                                   U           a           s         	   disabled             target-module@3c000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                         [   b   0            bfck                                              mailbox@0            ti,omap4-mailbox            /             0                                                   U           a           s         	   disabled             target-module@3e000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                         [   b   8            bfck                                              mailbox@0            ti,omap4-mailbox            /             0                                                   U           a           s         	   disabled             target-module@40000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                         [   b   @            bfck                                               mailbox@0            ti,omap4-mailbox            /             0                                                   U           a           s            okay            3      mbox-ipu1-ipc3x                                            okay            3         mbox-dsp1-ipc3x                                            okay            3               target-module@42000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                         [   b   H            bfck                                               mailbox@0            ti,omap4-mailbox            /             0                                                   U           a           s            okay            3      mbox-ipu2-ipc3x                                            okay            3               target-module@44000          ti,sysc-omap4 ti,sysc           / @     @         	  rev sysc                                         [   b   P            bfck                                       @       mailbox@0            ti,omap4-mailbox            /             0                                               U           a           s         	   disabled             target-module@46000          ti,sysc-omap4 ti,sysc           / `     `         	  rev sysc                                         [   b   X            bfck                                       `       mailbox@0            ti,omap4-mailbox            /             0                                               U           a           s         	   disabled             target-module@48000          ti,sysc       	   disabled                                                    target-module@4a000          ti,sysc       	   disabled                                                    target-module@4c000          ti,sysc       	   disabled                                                    target-module@4e000          ti,sysc       	   disabled                                                    target-module@50000          ti,sysc       	   disabled                                                     target-module@52000          ti,sysc       	   disabled                                                     target-module@54000          ti,sysc       	   disabled                                          @          target-module@56000          ti,sysc       	   disabled                                          `          target-module@58000          ti,sysc       	   disabled                                                    target-module@5a000          ti,sysc       	   disabled                                                    target-module@5c000          ti,sysc       	   disabled                                                    target-module@5e000          ti,sysc-omap4 ti,sysc           /               	  rev sysc                                         [   b   `            bfck                                              mailbox@0            ti,omap4-mailbox            /             0         	         
                             U           a           s         	   disabled             target-module@60000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                         [   b   h            bfck                                               mailbox@0            ti,omap4-mailbox            /             0                                               U           a           s         	   disabled             target-module@62000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                         [   b   p            bfck                                               mailbox@0            ti,omap4-mailbox            /             0                                               U           a           s         	   disabled             target-module@64000          ti,sysc-omap4 ti,sysc           / @     @         	  rev sysc                                         [   b   x            bfck                                       @       mailbox@0            ti,omap4-mailbox            /             0                                               U           a           s         	   disabled             target-module@80000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                                                 [   Y               bfck                                               omap_dwc3_1@0            ti,dwc3         /                       H                                                                        usb@10000         
   snps,dwc3           /    p       $          G          G          H           peripheral host otg                       usb2-phy usb3-phy           super-speed         otg                   	
                       target-module@c0000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                                                 [   Y                bfck                                               omap_dwc3_2@0            ti,dwc3         /                       W                                                                        usb@10000         
   snps,dwc3           /    p       $          I          I          W           peripheral host otg                  	  usb2-phy            high-speed          host                      	
         	#                       target-module@100000             ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                                                 [   Y   (            bfck                                               omap_dwc3_3@0            ti,dwc3         /                      X                                                                	   disabled       usb@10000         
   snps,dwc3           /    p       $          X          X         X           peripheral host otg         high-speed          otg                   	
            target-module@170000             ti,sysc-omap4 ti,sysc           /             sysc                                                [                   bfck                                                  	   disabled          target-module@190000             ti,sysc-omap4 ti,sysc           /             sysc                                                [                  bfck                                                  	   disabled          target-module@1b0000             ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                                [                  bfck                                                  	   disabled          target-module@1d0010             ti,sysc-omap4 ti,sysc           /             sysc                                                [                  bfck                                               vpe@0            ti,dra7-vpe          /               W                  vpe_top sc csc vpdma                   b                  axi@0            simple-bus                                   Q   Q     0                        pcie@51000000           /Q       Q     L               rc_dbics ti_conf config                                                               ;pci       0  ف             0                0  0              	@                          	J           	T            pcie1                    
  pcie-phy0           	e   ^           	x                     `  	                                                                                            	                  okay             ti,dra726-pcie-rc ti,dra7-pcie     interrupt-controller             	                                 3            pcie_ep@51000000             /Q      (Q     LQ     (            &  ep_dbics ti_conf ep_dbics2 addr_space                              	J           	           	           pcie1                    
  pcie-phy0           	                 	e   ^         	   disabled          "   ti,dra726-pcie-ep ti,dra7-pcie-ep            axi@1            simple-bus                                   Q  Q    0     0                     	   disabled       pcie@51800000           /Q      Q    L               rc_dbics ti_conf config                c         d                                    ;pci       0  ف             0               00  0              	@                          	J           	T           pcie2                    
  pcie-phy0           	x                     `  	                                                                                            	                  ti,dra726-pcie-rc ti,dra7-pcie     interrupt-controller             	                                 3               ocmcram@40300000          
   mmio-sram           /@0                 @0                                 sram-hs@0            ti,secure-ram           /                 ocmcram@40400000          	   disabled          
   mmio-sram           /@@                 @@                                    ocmcram@40500000          	   disabled          
   mmio-sram           /@P                 @P                                    bandgap@4a0021e0          0  /J !   J #,   J #   ,J #   <J %d   J %t   P         ti,dra752-bandgap                   y           	           3         dsp_system@40d00000          syscon          /@             3         padconf@4844a000             ti,dra7-iodelay         /HD                                     m      mmc1_iodelay_ddr50_conf         	    L      $        0  _      <        H        T                 ,          8   8      D   L      P   [      \   c      (          4          @          L          X                3         mmc1_iodelay_sdr104_rev10_conf          	     0  m  ,          8         D          P   /      \         (   }      4   +      @        L        X  _          mmc1_iodelay_sdr104_rev20_conf          	       @  ,          8   (      D   S      P   b      \   j      (   3      4          @  k      L         X              3         mmc2_iodelay_ddr_conf        \  	               w                           ~                                            `                               N                 
                             +                 h                                                                                          d                3         mmc2_iodelay_hs200_rev10_conf           	        _              }         d        f                                          h                                   8        m                O        J      d            mmc2_iodelay_hs200_rev20_conf           	                          x         F      h                         F                 h       x                        '         [                            e                d  h            3            target-module@43300000           ti,sysc-omap4 ti,sysc           /C0             rev         [      P            bfck                                      C0        dma@0            ti,edma3-tpcc           /             	  edma3_cc          $         i         h         g         '  edma3_ccint edma3_mperr edma3_ccerrint             @                   	                     3            target-module@43400000           ti,sysc-omap4 ti,sysc           /C@             rev         [      X            bfck                                      C@        dma@0            ti,edma3-tptc           /                      r           edma3_tcerrint          3            target-module@43500000           ti,sysc-omap4 ti,sysc           /CP             rev         [      `            bfck                                      CP        dma@0            ti,edma3-tptc           /                      s           edma3_tcerrint          3            dmm@4e000000             ti,omap5-dmm            /N                      l           dmm       ipu@58820000             ti,dra7-ipu         /X             l2ram           
            okay            

                     [   ;                
dra7-ipu1-fw.xem4           
              
&           
0              
C         ipu@55020000             ti,dra7-ipu         /U             l2ram           
            okay            

                     [                   
dra7-ipu2-fw.xem4           
              
&           
0              
C         dsp@40800000             ti,dra7-dsp         /@    @     @             l2ram l1pram l1dram         
Q     \   
        
               okay            

               [                   
dra7-dsp1-fw.xe66           
              
&           
0           
C         target-module@40d01000           ti,sysc-omap2 ti,sysc           /@    @   @           rev sysc syss                                       [                   bfck         

              
\rstctrl             @                                mmu@0            ti,dra7-dsp-iommu           /                                  
h            
u               3            target-module@40d02000           ti,sysc-omap2 ti,sysc           /@     @    @            rev sysc syss                                       [                   bfck         

              
\rstctrl             @                                 mmu@0            ti,dra7-dsp-iommu           /                                  
h            
u              3            target-module@58882000           ti,sysc-omap2 ti,sysc           /X     X    X            rev sysc syss                                       [   ;                bfck         

              
\rstctrl                                      X        mmu@0            ti,dra7-iommu           /                                 
h             
        3            target-module@55082000           ti,sysc-omap2 ti,sysc           /U     U    U            rev sysc syss                                       [                   bfck         

              
\rstctrl                                      U        mmu@0            ti,dra7-iommu           /                                 
h             
        3            regulator-abb-mpu         
   ti,abb-v3           	abb_mpu                                    [           
   2        
         (  /J}   J}   J`   J ;    JX         D  setup-address control-address int-address efuse-address ldo-address         
           
           
         H   ,                  @                 v                        3         regulator-abb-ivahd       
   ti,abb-v3         
  	abb_ivahd                                      [           
   2        
         (  /J~4   J~$   J`   J %   J $p         D  setup-address control-address int-address efuse-address ldo-address         
@           
           
         H                     0                                       regulator-abb-dspeve          
   ti,abb-v3           	abb_dspeve                                     [           
   2        
         (  /J~0   J~    J`   J %   J $l         D  setup-address control-address int-address efuse-address ldo-address         
            
           
         H                     0                                       regulator-abb-gpu         
   ti,abb-v3           	abb_gpu                                    [           
   2        
         (  /J}   J}   J`   J ;   JT         D  setup-address control-address int-address efuse-address ldo-address         
           
           
         H                     v                                        spi@4b300000             ti,dra7xxx-qspi         /K0     \              qspi_base qspi_mmap              X                                  qspi            [   V  ,           bfck         |                  W            okay            $    m25p80@0             s25fl256s1          $         /            6           G                               partition@0       	  QSPI.SPL            /             partition@1         QSPI.SPL.backup1            /            partition@2         QSPI.SPL.backup2            /            partition@3         QSPI.SPL.backup3            /            partition@4         QSPI.u-boot         /            partition@5         QSPI.u-boot-spl-os          /            partition@6         QSPI.u-boot-env         /            partition@7         QSPI.u-boot-env.backup1         /            partition@8         QSPI.kernel         /            partition@9         QSPI.file-system            /   b              sata@4a141100            snps,dwc-ahci           /J     J                    1                    	  sata-phy            [   Y   h           sata            X         	   disabled          gpmc@50000000            ti,am3352-gpmc          gpmc            /P     |                           5                  :rxtx            j           v                                     	                                     	   disabled                                  3      nand@0,0             ti,omap2-nand           /                    &                                                      prefetch-dma            bch8                                                                        P           P        !            0   <        C   <        V   
        d   2        s              (           (           P           P           P                                                                            partition@0       	  NAND.SPL            /             partition@1         NAND.SPL.backup1            /            partition@2         NAND.SPL.backup2            /            partition@3         NAND.SPL.backup3            /            partition@4         NAND.u-boot-spl-os          /            partition@5         NAND.u-boot         /            partition@6         NAND.u-boot-env         /            partition@7         NAND.u-boot-env.backup1         /            partition@8         NAND.kernel         /             partition@9         NAND.file-system            /   `              target-module@56000000           ti,sysc-omap4 ti,sysc           /V     V          	  rev sysc                                                [                   bfck                                      V            crossbar@4a002a48            ti,irq-crossbar         /J *H  0         	         &                      3           ?          W            c                                 t   
                             3         target-module@58000000           ti,sysc-omap2 ti,sysc           /X      X           	  rev syss                     0  [                     	          
                  bfck hdmi_clk sys_clk tv_clk                                      X         dss@0            ti,dra7-dss          okay                 8                                                    /         @T     C             dss pll1_clkctrl pll1           [                            bfck video1_clk                target-module@1000           ti,sysc-omap2 ti,sysc           /                        rev sysc syss                                                                    [                  bfck                                               dispc@0          ti,dra7-dispc           /                                  [                  bfck              4         target-module@40000          ti,sysc-omap4 ti,sysc           /                 	  rev sysc                                            [          	                  bfck dss_clk                                               encoder@0            ti,dra7-hdmi             /                                wp pll phy core                 `            okay            [          	          
        bfck sys_clk         5      L      	  :audio_tx                  port       endpoint            N           3                        target-module@4b500000           ti,sysc-omap2 ti,sysc           /KP    KP    KP            rev sysc syss                                                      [                   bfck                                      KP        aes@0            ti,omap4-aes            /                       P           5      o          n            :tx rx           [   	        bfck          target-module@4b700000           ti,sysc-omap2 ti,sysc           /Kp    Kp    Kp            rev sysc syss                                                      [                  bfck                                      Kp        aes@0            ti,omap4-aes            /                       ;           5      r          q            :tx rx           [   	        bfck          target-module@4b101000           ti,sysc-omap3-sham ti,sysc          /K    K   K           rev sysc syss                                                   [      (            bfck                                      K       sham@0           ti,omap5-sham           /                       .           5      w            :rx          [   	        bfck          opp-supply@4a003b20          ti,omap5-opp-supply         /J ;             ,     @    v            `         thermal-zones      cpu_thermal                                                       trips      cpu_alert           -         9          Bpassive         3         cpu_crit            -         9        	  Bcritical             cooling-maps       map0            D           I               gpu_thermal                                                      trips      gpu_crit            -         9        	  Bcritical                core_thermal                                                         trips      core_crit           -         9        	  Bcritical                dspeve_thermal                                                       trips      dspeve_crit         -         9        	  Bcritical                iva_thermal                                                      trips      iva_crit            -         9        	  Bcritical                   pmu          arm,cortex-a15-pmu           &                            fixedregulator-evm12v0           regulator-fixed       	  	evm_12v0                      0                            3         fixedregulator-evm5v0            regulator-fixed         	evm_5v0          LK@        0 LK@        X                             3         fixedregulator-evm_3v6           regulator-fixed         	evm_3v6          6        0 6        X                             3         fixedregulator-vsys3v3           regulator-fixed       	  	vsys_3v3             2Z        0 2Z        X                             3         fixedregulator-evm_3v3           regulator-fixed         	evm_3v3          2Z        0 2Z        X                             3         fixedregulator-aic_dvdd          regulator-fixed       	  	aic_dvdd            X            w@        0 w@        3         fixedregulator-sd            regulator-fixed         	evm_3v3_sd           2Z        0 2Z        X            c        v                  3         extcon_usb1          linux,extcon-usb-gpio           {                                    3         extcon_usb2          linux,extcon-usb-gpio           {                                    3         connector            hdmi-connector          hdmi            Ba      port       endpoint            N           3               encoder          ti,tpd12s015          $  '                                 ports                                port@0          /       endpoint            N           3            port@1          /      endpoint            N           3                  sound0           simple-audio-card           DRA7xx-EVM        H  Headphone Headphone Jack Line Line Out Microphone Mic Jack Line Line In         Headphone Jack HPLOUT Headphone Jack HPROUT Line Out LLOUT Line Out RLOUT MIC3L Mic Jack MIC3R Mic Jack Mic Jack Mic Bias LINE1L Line In LINE1R Line In         dsp_b                                2   simple-audio-card,cpu           W          a V"         3        simple-audio-card,codec         W          [            fixedregulator-mmcwl             regulator-fixed         	vmmcwl_fixed             w@        0 w@        v                   c        3         clock            fixed-clock         S            n6         3         memory          ;memory          /                    reserved-memory                                      ipu2-memory@95800000             shared-dma-pool         /                     x         okay            3         dsp1-memory@99000000             shared-dma-pool         /                       x         okay            3         ipu1-memory@9d000000             shared-dma-pool         /                       x         okay            3            gpio-regulator-TPS74801          regulator-gpio          	vddshv8          w@        0 2Z                 X           '                  R w@     2Z           3         fixedregulator-evm_1v8           regulator-fixed         	evm_1v8          w@        0 w@        X                            3         gpio-poweroff            gpio-poweroff           '                            	#address-cells #size-cells compatible interrupt-parent model stdout-path i2c0 i2c1 i2c2 i2c3 i2c4 serial0 serial1 serial2 serial3 serial4 serial5 serial6 serial7 serial8 serial9 ethernet0 ethernet1 d_can0 d_can1 spi0 rproc0 rproc1 rproc2 display0 status interrupts interrupt-controller #interrupt-cells reg phandle device_type operating-points-v2 clocks clock-names clock-latency #cooling-cells vbb-supply syscon opp-hz opp-microvolt opp-supported-hw opp-suspend ti,hwmods ranges dma-ranges interrupts-extended reg-names regulator-name regulator-min-microvolt regulator-max-microvolt #phy-cells #clock-cells ti,bit-shift #pinctrl-cells pinctrl-single,register-width pinctrl-single,function-mask pinctrl-single,pins #syscon-cells #dma-cells dma-requests ti,dma-safe-map dma-masters clock-frequency clock-mult clock-div ti,max-div ti,autoidle-shift ti,index-starts-at-one ti,invert-autoidle-bit ti,index-power-of-two assigned-clocks assigned-clock-rates assigned-clock-parents ti,dividers ti,sysc-mask ti,sysc-midle ti,sysc-sidle ti,syss-mask dma-channels syscon-phy-power phy-supply syscon-pcs syscon-pllreset #mbox-cells ti,mbox-num-users ti,mbox-num-fifos #hwlock-cells #reset-cells gpio-controller #gpio-cells ti,no-reset-on-init ti,no-idle ti,timer-alwon ti,timer-secure syscon-raminit pinctrl-names pinctrl-0 pinctrl-1 pinctrl-2 dmas dma-names lines-initial-states #sound-dai-cells adc-settle-ms ai3x-micbias-vg AVDD-supply IOVDD-supply DRVDD-supply DVDD-supply buck0-in-supply buck1-in-supply ldo0-in-supply ldo1-in-supply regulator-always-on regulator-boot-on gpio-hog gpios output-low line-name output-high remote-endpoint clock-lanes data-lanes ti,spi-num-cs pbias-supply max-frequency mmc-ddr-1_8v mmc-ddr-3_3v vmmc-supply bus-width cd-gpios pinctrl-3 pinctrl-4 pinctrl-5 pinctrl-6 vqmmc-supply sdhci-caps-mask mmc-hs200-1_8v non-removable cap-power-off-card keep-power-in-suspend ti,provided-clocks bws aws #pwm-cells interrupt-names op-mode tdm-slots serial-dir tx-num-evt rx-num-evt mode-gpios label mac-address phys phy-handle phy-mode ti,dual-emac-pvid bus_freq ti,rx-internal-delay ti,tx-internal-delay ti,fifo-depth ti,min-output-impedance ti,dp83867-rxctrl-strap-quirk ti,camerrx-control ti,timer-pwm ti,mbox-tx ti,mbox-rx utmi-mode extcon phy-names maximum-speed dr_mode snps,dis_u3_susphy_quirk snps,dis_u2_susphy_quirk snps,dis_metastability_quirk bus-range num-lanes linux,pci-domain ti,syscon-lane-sel interrupt-map-mask interrupt-map ti,syscon-unaligned-access num-ib-windows num-ob-windows #thermal-sensor-cells pinctrl-pin-array ti,tptcs iommus resets firmware-name mboxes ti,timers ti,watchdog-timers memory-region ti,bootreg reset-names #iommu-cells ti,syscon-mmuconfig ti,iommu-bus-err-back ti,settling-time ti,clock-cycles ti,tranxdone-status-mask ti,ldovbb-override-mask ti,ldovbb-vset-mask ti,abb_info syscon-chipselects spi-max-frequency spi-tx-bus-width spi-rx-bus-width ports-implemented gpmc,num-cs gpmc,num-waitpins rb-gpios ti,nand-xfer-type ti,nand-ecc-opt ti,elm-id nand-bus-width gpmc,device-width gpmc,sync-clk-ps gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-on-ns gpmc,we-off-ns gpmc,oe-on-ns gpmc,oe-off-ns gpmc,access-ns gpmc,wr-access-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,bus-turnaround-ns gpmc,cycle2cycle-delay-ns gpmc,clk-activation-ns gpmc,wr-data-mux-bus-ns ti,max-irqs ti,max-crossbar-sources ti,reg-size ti,irqs-reserved ti,irqs-skip ti,irqs-safe-map syscon-pll-ctrl vdda_video-supply syscon-pol ti,efuse-settings ti,absolute-max-voltage-uv polling-delay-passive polling-delay thermal-sensors coefficients temperature hysteresis trip cooling-device vin-supply enable-active-high gpio id-gpio vbus-gpio simple-audio-card,name simple-audio-card,widgets simple-audio-card,routing simple-audio-card,format simple-audio-card,bitclock-master simple-audio-card,frame-master simple-audio-card,bitclock-inversion sound-dai system-clock-frequency reusable input 