    8  P   (            <                                                        (   ti,dra72-evm ti,dra722 ti,dra72 ti,dra7          &            7TI DRA722 Rev C EVM    chosen        B   =/ocp/interconnect@48000000/segment@0/target-module@6a000/serial@0         aliases       ?   I/ocp/interconnect@48000000/segment@0/target-module@70000/i2c@0        ?   N/ocp/interconnect@48000000/segment@0/target-module@72000/i2c@0        ?   S/ocp/interconnect@48000000/segment@0/target-module@60000/i2c@0        ?   X/ocp/interconnect@48000000/segment@0/target-module@7a000/i2c@0        ?   ]/ocp/interconnect@48000000/segment@0/target-module@7c000/i2c@0        B   b/ocp/interconnect@48000000/segment@0/target-module@6a000/serial@0         B   j/ocp/interconnect@48000000/segment@0/target-module@6c000/serial@0         B   r/ocp/interconnect@48000000/segment@0/target-module@20000/serial@0         B   z/ocp/interconnect@48000000/segment@0/target-module@6e000/serial@0         B   /ocp/interconnect@48000000/segment@0/target-module@66000/serial@0         B   /ocp/interconnect@48000000/segment@0/target-module@68000/serial@0         B   /ocp/interconnect@48400000/segment@0/target-module@20000/serial@0         B   /ocp/interconnect@48400000/segment@0/target-module@22000/serial@0         B   /ocp/interconnect@48400000/segment@0/target-module@24000/serial@0         E   /ocp/interconnect@4ae00000/segment@20000/target-module@b000/serial@0          X   /ocp/interconnect@48400000/segment@0/target-module@84000/switch@0/ethernet-ports/port@1       X   /ocp/interconnect@48400000/segment@0/target-module@84000/switch@0/ethernet-ports/port@2       B   /ocp/interconnect@4ae00000/segment@30000/target-module@c000/can@0         ?   /ocp/interconnect@48400000/segment@0/target-module@80000/can@0           /ocp/spi@4b300000            /ocp/ipu@58820000            /ocp/ipu@55020000            /ocp/dsp@40800000            /connector        timer            arm,armv7-timer       	   disabled          0                                 
           &         interrupt-controller@48211000            arm,cortex-a15-gic           	                 @  /    H!            H!              H!@             H!`                        	           &           3         interrupt-controller@48281000         &   ti,omap5-wugen-mpu ti,omap4-wugen-mpu            	                   /    H(                 &           3         cpus                                 cpu@0           ;cpu          arm,cortex-a15          /            G           [           bcpu         n         |                                 3            opp-table            operating-points-v2-ti-cpu                     3      opp_nom-1000000000              ;          , P 0 , P 0                             opp_od-1176000000               FV          @  @ @  @                    opp_high@1500000000             Yh/          v ~  v ~                        soc          ti,omap-infra      mpu          ti,omap5-mpu            mpu          ocp          ti,dra7-l3-noc simple-bus                                                                                l3_main_1 l3_main_2          /    D              E                                          
      interconnect@4a000000            ti,dra7-l4-cfg simple-bus           /J      J     J           
  
ap la ia0                                  $      J         J         J         segment@0            simple-bus                                \                                             @   @      P   P      `   `                        `  `     p  p                                      
   
      
  
                                                 @  @     P  P     `  `     p  p     	   	      	  	       target-module@2000           ti,sysc-omap4 ti,sysc           /               
rev                                                 scm@0            ti,dra7-scm-core simple-bus         /                                                        scm_conf@0           syscon simple-bus           /                                                           3   	   pbias_regulator@e00          ti,pbias-dra7 ti,pbias-omap         /                 	   pbias_mmc_omap5         pbias_mmc_omap5         # w@        ; 2Z        3            phy-gmii-sel             ti,dra7xx-phy-gmii-sel          /  T           S           3         clocks                               dss_deshdcp_clk@558         ^             ti,gate-clock           [   
        k            /  X      ehrpwm0_tbclk@558           ^             ti,gate-clock           [           k           /  X        3         ehrpwm1_tbclk@558           ^             ti,gate-clock           [           k           /  X        3         ehrpwm2_tbclk@558           ^             ti,gate-clock           [           k           /  X        3         sys_32k_ck          ^             ti,mux-clock            [                    k           /          3   P            pinmux@1400          ti,dra7-padconf pinctrl-single          /     h                                  x                       	                    ?        3      dcan1_pins_default                           3         dcan1_pins_sleep                            3         mmc1_pins_default         0    T     X     \     `     d     h           3         mmc1_pins_sdr12       0    T     X     \     `     d     h           3         mmc1_pins_hs          0    T     X     \     `     d     h           3         mmc1_pins_sdr25       0    T     X     \     `     d     h           3         mmc1_pins_sdr50       0    T   X   \   `   d   h         3         mmc1_pins_ddr50_rev10         0    T   X   \   `   d   h       mmc1_pins_ddr50_rev20         0    T    X    \    `    d    h          3         mmc1_pins_sdr104          0    T    X    \    `    d    h          3         mmc2_pins_default         P                                                            3         mmc2_pins_hs          P                                                            3         mmc2_pins_ddr_rev10       P                                                          mmc2_pins_ddr_rev20       P                                                  3         mmc2_pins_hs200       P                                                  3         mmc4_pins_default         0                                  3            scm_conf@1c04            syscon          /                         3         scm_conf@1c24            syscon          /  $   $        3   _      dma-router@b78           ti,dra7-dma-crossbar            /  x                                                        3         dma-router@c78           ti,dra7-dma-crossbar            /  x   |                                                     3               target-module@5000           ti,sysc-omap4 ti,sysc           /  P            
rev                                        P       cm_core_aon@0            ti,dra7-cm-core-aon simple-bus                                   /                               clocks                               atl_clkin0_ck           ^             ti,dra7-atl-clock           [                  3         atl_clkin1_ck           ^             ti,dra7-atl-clock           [                  3         atl_clkin2_ck           ^             ti,dra7-atl-clock           [                  3         atl_clkin3_ck           ^             ti,dra7-atl-clock           [                  3         hdmi_clkin_ck           ^             fixed-clock                     3   0      mlb_clkin_ck            ^             fixed-clock                     3         mlbp_clkin_ck           ^             fixed-clock                     3         pciesref_acs_clk_ck         ^             fixed-clock                  3   @      ref_clkin0_ck           ^             fixed-clock                   ref_clkin1_ck           ^             fixed-clock                   ref_clkin2_ck           ^             fixed-clock                   ref_clkin3_ck           ^             fixed-clock                   rmii_clk_ck         ^             fixed-clock                   sdvenc_clkin_ck         ^             fixed-clock                   secure_32k_clk_src_ck           ^             fixed-clock                    3   w      sys_clk32_crystal_ck            ^             fixed-clock                    3         sys_clk32_pseudo_ck         ^             fixed-factor-clock          [           (           3  b        3         virt_12000000_ck            ^             fixed-clock                   3   e      virt_13000000_ck            ^             fixed-clock          ]@      virt_16800000_ck            ^             fixed-clock          Y         3   g      virt_19200000_ck            ^             fixed-clock         $         3   h      virt_20000000_ck            ^             fixed-clock         1-         3   f      virt_26000000_ck            ^             fixed-clock                 3   i      virt_27000000_ck            ^             fixed-clock                 3   j      virt_38400000_ck            ^             fixed-clock         I         3   k      sys_clkin2          ^             fixed-clock         X         3   l      usb_otg_clkin_ck            ^             fixed-clock                     3   t      video1_clkin_ck         ^             fixed-clock                     3   :      video1_m2_clkin_ck          ^             fixed-clock                     3   /      video2_clkin_ck         ^             fixed-clock                     3   ;      video2_m2_clkin_ck          ^             fixed-clock                     3   .      dpll_abe_ck@1e0         ^             ti,omap4-dpll-m4xen-clock           [              /                3         dpll_abe_x2_ck          ^             ti,omap4-dpll-x2-clock          [           3         dpll_abe_m2x2_ck@1f0            ^             ti,divider-clock            [           =           H           /           Z         q        3         abe_clk@108         ^             ti,divider-clock            [           =           /                   3   n      dpll_abe_m2_ck@1f0          ^             ti,divider-clock            [           =           H           /           Z         q        3   p      dpll_abe_m3x2_ck@1f4            ^             ti,divider-clock            [           =           H           /           Z         q        3         dpll_core_byp_mux@12c           ^             ti,mux-clock            [              k           /  ,        3         dpll_core_ck@120            ^             ti,omap4-dpll-core-clock            [              /     $  ,  (        3         dpll_core_x2_ck         ^             ti,omap4-dpll-x2-clock          [           3         dpll_core_h12x2_ck@13c          ^             ti,divider-clock            [           =   ?        H           /  <         Z         q        3         mpu_dpll_hs_clk_div         ^             fixed-factor-clock          [           (           3           3         dpll_mpu_ck@160         ^             ti,omap5-mpu-dpll-clock         [              /  `  d  l  h        3         dpll_mpu_m2_ck@170          ^             ti,divider-clock            [           =           H           /  p         Z         q        3         mpu_dclk_div            ^             fixed-factor-clock          [           (           3           3   {      dsp_dpll_hs_clk_div         ^             fixed-factor-clock          [           (           3           3         dpll_dsp_byp_mux@240            ^             ti,mux-clock            [              k           /  @        3         dpll_dsp_ck@234         ^             ti,omap4-dpll-clock         [              /  4  8  @  <                    #F         3          dpll_dsp_m2_ck@244          ^             ti,divider-clock            [            =           H           /  D         Z         q           !        #F         3   !      iva_dpll_hs_clk_div         ^             fixed-factor-clock          [           (           3           3   "      dpll_iva_byp_mux@1ac            ^             ti,mux-clock            [      "        k           /          3   #      dpll_iva_ck@1a0         ^             ti,omap4-dpll-clock         [      #        /                   $        Ep}@        3   $      dpll_iva_m2_ck@1b0          ^             ti,divider-clock            [   $        =           H           /           Z         q           %        %        3   %      iva_dclk            ^             fixed-factor-clock          [   %        (           3           3   }      dpll_gpu_byp_mux@2e4            ^             ti,mux-clock            [              k           /          3   &      dpll_gpu_ck@2d8         ^             ti,omap4-dpll-clock         [      &        /                   '        Ly@        3   '      dpll_gpu_m2_ck@2e8          ^             ti,divider-clock            [   '        =           H           /           Z         q           (        _(k        3   (      dpll_core_m2_ck@130         ^             ti,divider-clock            [           =           H           /  0         Z         q        3   )      core_dpll_out_dclk_div          ^             fixed-factor-clock          [   )        (           3           3         dpll_ddr_byp_mux@21c            ^             ti,mux-clock            [              k           /          3   *      dpll_ddr_ck@210         ^             ti,omap4-dpll-clock         [      *        /                3   +      dpll_ddr_m2_ck@220          ^             ti,divider-clock            [   +        =           H           /            Z         q        3   q      dpll_gmac_byp_mux@2b4           ^             ti,mux-clock            [              k           /          3   ,      dpll_gmac_ck@2a8            ^             ti,omap4-dpll-clock         [      ,        /                3   -      dpll_gmac_m2_ck@2b8         ^             ti,divider-clock            [   -        =           H           /           Z         q        3   r      video2_dclk_div         ^             fixed-factor-clock          [   .        (           3           3         video1_dclk_div         ^             fixed-factor-clock          [   /        (           3           3         hdmi_dclk_div           ^             fixed-factor-clock          [   0        (           3           3         per_dpll_hs_clk_div         ^             fixed-factor-clock          [           (           3           3   C      usb_dpll_hs_clk_div         ^             fixed-factor-clock          [           (           3           3   G      eve_dpll_hs_clk_div         ^             fixed-factor-clock          [           (           3           3   1      dpll_eve_byp_mux@290            ^             ti,mux-clock            [      1        k           /          3   2      dpll_eve_ck@284         ^             ti,omap4-dpll-clock         [      2        /                3   3      dpll_eve_m2_ck@294          ^             ti,divider-clock            [   3        =           H           /           Z         q        3   4      eve_dclk_div            ^             fixed-factor-clock          [   4        (           3           3         dpll_core_h13x2_ck@140          ^             ti,divider-clock            [           =   ?        H           /  @         Z         q      dpll_core_h14x2_ck@144          ^             ti,divider-clock            [           =   ?        H           /  D         Z         q        3   Q      dpll_core_h22x2_ck@154          ^             ti,divider-clock            [           =   ?        H           /  T         Z         q        3   =      dpll_core_h23x2_ck@158          ^             ti,divider-clock            [           =   ?        H           /  X         Z         q        3   V      dpll_core_h24x2_ck@15c          ^             ti,divider-clock            [           =   ?        H           /  \         Z         q      dpll_ddr_x2_ck          ^             ti,omap4-dpll-x2-clock          [   +        3   5      dpll_ddr_h11x2_ck@228           ^             ti,divider-clock            [   5        =   ?        H           /  (         Z         q      dpll_dsp_x2_ck          ^             ti,omap4-dpll-x2-clock          [            3   6      dpll_dsp_m3x2_ck@248            ^             ti,divider-clock            [   6        =           H           /  H         Z         q           7        ׄ         3   7      dpll_gmac_x2_ck         ^             ti,omap4-dpll-x2-clock          [   -        3   8      dpll_gmac_h11x2_ck@2c0          ^             ti,divider-clock            [   8        =   ?        H           /           Z         q        3   9      dpll_gmac_h12x2_ck@2c4          ^             ti,divider-clock            [   8        =   ?        H           /           Z         q      dpll_gmac_h13x2_ck@2c8          ^             ti,divider-clock            [   8        =   ?        H           /           Z         q      dpll_gmac_m3x2_ck@2bc           ^             ti,divider-clock            [   8        =           H           /           Z         q      gmii_m_clk_div          ^             fixed-factor-clock          [   9        (           3         hdmi_clk2_div           ^             fixed-factor-clock          [   0        (           3         hdmi_div_clk            ^             fixed-factor-clock          [   0        (           3         l3_iclk_div@100         ^             ti,divider-clock            =           k           /           [                    3   
      l4_root_clk_div         ^             fixed-factor-clock          [   
        (           3           3         video1_clk2_div         ^             fixed-factor-clock          [   :        (           3         video1_div_clk          ^             fixed-factor-clock          [   :        (           3         video2_clk2_div         ^             fixed-factor-clock          [   ;        (           3         video2_div_clk          ^             fixed-factor-clock          [   ;        (           3         dummy_ck            ^             fixed-clock                      clockdomains          mpu-cm@300           ti,omap4-cm         /                                                    mpu-clkctrl@20           ti,clkctrl          /               ^            dsp1-cm@400          ti,omap4-cm         /                                                    dsp1-clkctrl@20          ti,clkctrl          /               ^           3            ipu-cm@500           ti,omap4-cm         /                                                    ipu1-clkctrl@20          ti,clkctrl          /               ^              <                  =        3   <      ipu-clkctrl@50           ti,clkctrl          /   P   4        ^           3            dsp2-cm@600          ti,omap4-cm         /                                                    dsp2-clkctrl@20          ti,clkctrl          /               ^            rtc-cm@700           ti,omap4-cm         /      `                                           `   rtc-clkctrl@20           ti,clkctrl          /       (        ^           3            vpe-cm@760           ti,omap4-cm         /  `                                          `      vpe-clkctrl@0            ti,clkctrl          /               ^           3                  target-module@8000           ti,sysc-omap4 ti,sysc           /              
rev                                                cm_core@0            ti,dra7-cm-core simple-bus                                   /      0                   0    clocks                               dpll_pcie_ref_ck@200            ^             ti,omap4-dpll-clock         [              /                 3   >      dpll_pcie_ref_m2ldo_ck@210          ^             ti,divider-clock            [   >        =           H           /           Z         q        3   ?      apll_pcie_in_clk_mux@4ae06118            ti,mux-clock            [   ?   @        ^            /             k           3   A      apll_pcie_ck@21c            ^             ti,dra7-apll-clock          [   A   >        /             3   B      optfclk_pciephy_div@4a00821c             ti,divider-clock            [   B        ^            /                        k           =           3   a      apll_pcie_clkvcoldo         ^             fixed-factor-clock          [   B        (           3         apll_pcie_clkvcoldo_div         ^             fixed-factor-clock          [   B        (           3         apll_pcie_m2_ck         ^             fixed-factor-clock          [   B        (           3           3   v      dpll_per_byp_mux@14c            ^             ti,mux-clock            [      C        k           /  L        3   D      dpll_per_ck@140         ^             ti,omap4-dpll-clock         [      D        /  @  D  L  H        3   E      dpll_per_m2_ck@150          ^             ti,divider-clock            [   E        =           H           /  P         Z         q        3   F      func_96m_aon_dclk_div           ^             fixed-factor-clock          [   F        (           3           3         dpll_usb_byp_mux@18c            ^             ti,mux-clock            [      G        k           /          3   H      dpll_usb_ck@180         ^             ti,omap4-dpll-j-type-clock          [      H        /                3   I      dpll_usb_m2_ck@190          ^             ti,divider-clock            [   I        =           H           /           Z         q        3   M      dpll_pcie_ref_m2_ck@210         ^             ti,divider-clock            [   >        =           H           /           Z         q        3   u      dpll_per_x2_ck          ^             ti,omap4-dpll-x2-clock          [   E        3   J      dpll_per_h11x2_ck@158           ^             ti,divider-clock            [   J        =   ?        H           /  X         Z         q        3   K      dpll_per_h12x2_ck@15c           ^             ti,divider-clock            [   J        =   ?        H           /  \         Z         q      dpll_per_h13x2_ck@160           ^             ti,divider-clock            [   J        =   ?        H           /  `         Z         q      dpll_per_h14x2_ck@164           ^             ti,divider-clock            [   J        =   ?        H           /  d         Z         q        3   R      dpll_per_m2x2_ck@150            ^             ti,divider-clock            [   J        =           H           /  P         Z         q        3   L      dpll_usb_clkdcoldo          ^             fixed-factor-clock          [   I        (           3           3   O      func_128m_clk           ^             fixed-factor-clock          [   K        (           3         func_12m_fclk           ^             fixed-factor-clock          [   L        (           3         func_24m_clk            ^             fixed-factor-clock          [   F        (           3         func_48m_fclk           ^             fixed-factor-clock          [   L        (           3         func_96m_fclk           ^             fixed-factor-clock          [   L        (           3         l3init_60m_fclk@104         ^             ti,divider-clock            [   M        /                      clkout2_clk@6b0         ^             ti,gate-clock           [   N        k           /        l3init_960m_gfclk@6c0           ^             ti,gate-clock           [   O        k           /        usb_phy1_always_on_clk32k@640           ^             ti,gate-clock           [   P        k           /  @        3   [      usb_phy2_always_on_clk32k@688           ^             ti,gate-clock           [   P        k           /          3   ]      usb_phy3_always_on_clk32k@698           ^             ti,gate-clock           [   P        k           /          3   ^      gpu_core_gclk_mux@1220          ^             ti,mux-clock            [   Q   R   (        k           /              S           (        3   S      gpu_hyd_gclk_mux@1220           ^             ti,mux-clock            [   Q   R   (        k           /              T           (        3   T      l3instr_ts_gclk_div@e50         ^             ti,divider-clock            [   U        k           /  P                        vip1_gclk_mux@1020          ^             ti,mux-clock            [   
   V        k           /         vip2_gclk_mux@1028          ^             ti,mux-clock            [   
   V        k           /  (      vip3_gclk_mux@1030          ^             ti,mux-clock            [   
   V        k           /  0         clockdomains       coreaon_clkdm            ti,clockdomain          [   I         coreaon-cm@600           ti,omap4-cm         /                                                    coreaon-clkctrl@20           ti,clkctrl          /               ^           3   b         l3main1-cm@700           ti,omap4-cm         /                                                    l3main1-clkctrl@20           ti,clkctrl          /       t        ^           3            ipu2-cm@900          ti,omap4-cm         /  	                                           	       ipu2-clkctrl@20          ti,clkctrl          /               ^           3            dma-cm@a00           ti,omap4-cm         /  
                                           
       dma-clkctrl@20           ti,clkctrl          /               ^           3   Y         emif-cm@b00          ti,omap4-cm         /                                                    emif-clkctrl@20          ti,clkctrl          /               ^            atl-cm@c00           ti,omap4-cm         /                                                    atl-clkctrl@0            ti,clkctrl          /               ^           3            l4cfg-cm@d00             ti,omap4-cm         /                                                    l4cfg-clkctrl@20             ti,clkctrl          /               ^           3   c         l3instr-cm@e00           ti,omap4-cm         /                                                    l3instr-clkctrl@20           ti,clkctrl          /               ^            cam-cm@1000          ti,omap4-cm         /                                                    cam-clkctrl@20           ti,clkctrl          /       ,        ^           3            dss-cm@1100          ti,omap4-cm         /                                                    dss-clkctrl@20           ti,clkctrl          /               ^           3            gpu-cm@1200          ti,omap4-cm         /                                                    gpu-clkctrl@20           ti,clkctrl          /               ^           3            l3init-cm@1300           ti,omap4-cm         /                                                    l3init-clkctrl@20            ti,clkctrl          /       l              ^           3   Z      pcie-clkctrl@b0          ti,clkctrl          /              ^           3   `      gmac-clkctrl@d0          ti,clkctrl          /              ^           3            l4per-cm@1700            ti,omap4-cm         /                                                    l4per-clkctrl@28             ti,clkctrl        (  /   (   d      $      <  @     p           ^              W  \              X        3         l4sec-clkctrl@1a0            ti,clkctrl          /     ,        ^           3         l4per2-clkctrl@c             ti,clkctrl        @  /                          8     `     x   $     <        ^           3   W      l4per3-clkctrl@14            ti,clkctrl          /              0           ^           3                  target-module@56000          ti,sysc-omap2 ti,sysc           / `     `,    `(           
rev sysc syss             #                                                             [   Y                bfck                                       `       dma-controller@0             ti,omap4430-sdma ti,omap-sdma           /             0                              	          
                                             3            target-module@5e000          ti,sysc       	   disabled                                                     target-module@80000          ti,sysc-omap2 ti,sysc           /                        
rev sysc syss                                                   [   Z               bfck                                               ocp2scp@0            ti,omap-ocp2scp                                                     /           phy@4000             ti,dra7x-usb2 ti,omap-usb2          /  @            )   	           [   [   Z              bwkupclk refclk          S            :   \        3         phy@5000              ti,dra7x-usb2-phy2 ti,omap-usb2         /  P            )   	  t        [   ]   Z               bwkupclk refclk          S            :   \        3         phy@4400             ti,omap-usb3            /  D      H    d  L    @        
phy_rx phy_tx pll_ctrl          )   	  p        [   ^      Z              bwkupclk sysclk refclk           S            3               target-module@90000          ti,sysc-omap2 ti,sysc           / 	      	     	            
rev sysc syss                                                   [   Z               bfck                                       	        ocp2scp@0            ti,omap-ocp2scp                                                     /           pciephy@4000             ti,phy-pipe3-pcie           /  @      D    d        
phy_rx phy_tx           )   _           E   _         4  [   >   ?   `          `       	   `       
   a         ;  bdpll_ref dpll_ref_m2 wkupclk refclk div-clk phy-div sysclk          S            3         pciephy@5000             ti,phy-pipe3-pcie           /  P      T    d        
phy_rx phy_tx           )   _            E   _         4  [   >   ?   `         `      	   `      
   a         ;  bdpll_ref dpll_ref_m2 wkupclk refclk div-clk phy-div sysclk          S          	   disabled            3         phy@6000             ti,phy-pipe3-sata           /  `      d    d  h    @        
phy_rx phy_tx pll_ctrl          )   	  t        [      Z   h           bsysclk refclk           P   	          S            3               target-module@a0000          ti,sysc       	   disabled                                          
           target-module@d9000          ti,sysc-omap4-sr ti,sysc            / 8           
sysc                                            [   b               bfck                                                 target-module@dd000          ti,sysc-omap4-sr ti,sysc            / 8           
sysc                                            [   b               bfck                                                 target-module@e0000          ti,sysc       	   disabled                                                     target-module@f4000          ti,sysc-omap4 ti,sysc           / @     @         	  
rev sysc                                         [   c               bfck                                       @       mailbox@0            ti,omap4-mailbox            /             $                                         `           l           ~         	   disabled             target-module@f6000          ti,sysc-omap2 ti,sysc           / `     `    `           
rev sysc syss                                                   [   c               bfck                                       `       spinlock@0           ti,omap4-hwspinlock         /                              segment@100000           simple-bus                                              0  0                                                       0  0     @  @     P  P     `  `     p  p                                                                        0  0     @  @     P  P     `  `     p  p                                          0  0     @  @     P  P     `  `     p  p                            0  0     @  @     P  P     `  `     p  p                                                                                                  target-module@2000           ti,sysc       	   disabled                                                      target-module@8000           ti,sysc       	   disabled                                                     target-module@40000          ti,sysc       	   disabled                                                     target-module@51000          ti,sysc       	   disabled                                                    target-module@53000          ti,sysc       	   disabled                                          0          target-module@55000          ti,sysc       	   disabled                                          P          target-module@57000          ti,sysc       	   disabled                                          p          target-module@59000          ti,sysc       	   disabled                                                    target-module@5b000          ti,sysc       	   disabled                                                    target-module@5d000          ti,sysc       	   disabled                                                    target-module@5f000          ti,sysc       	   disabled                                                    target-module@61000          ti,sysc       	   disabled                                                    target-module@63000          ti,sysc       	   disabled                                          0          target-module@65000          ti,sysc       	   disabled                                          P          target-module@67000          ti,sysc       	   disabled                                          p          target-module@69000          ti,sysc       	   disabled                                                    target-module@6b000          ti,sysc       	   disabled                                                    target-module@6d000          ti,sysc       	   disabled                                                    target-module@71000          ti,sysc       	   disabled                                                    target-module@73000          ti,sysc       	   disabled                                          0          target-module@75000          ti,sysc       	   disabled                                          P          target-module@77000          ti,sysc       	   disabled                                          p          target-module@79000          ti,sysc       	   disabled                                                    target-module@7b000          ti,sysc       	   disabled                                                    target-module@7d000          ti,sysc       	   disabled                                                    target-module@81000          ti,sysc       	   disabled                                                    target-module@83000          ti,sysc       	   disabled                                          0          target-module@85000          ti,sysc       	   disabled                                          P          target-module@87000          ti,sysc       	   disabled                                          p             segment@200000           simple-bus                                     !       !                                                                                  !        !        !      0  !0     @  !@     P  !P       "       "       !       !       !       !        "        "     @  "@     P  "P     `  "`     p  "p       "       "       "       "        #        #        #      0  #0     @  #@     P  #P     `  #`     p  #p       !       !       target-module@0          ti,sysc       	   disabled                                                      target-module@a000           ti,sysc       	   disabled                                                     target-module@c000           ti,sysc       	   disabled                                                     target-module@e000           ti,sysc       	   disabled                                                     target-module@10000          ti,sysc       	   disabled                                                     target-module@12000          ti,sysc       	   disabled                                                     target-module@14000          ti,sysc       	   disabled                                          @          target-module@18000          ti,sysc       	   disabled                                                    target-module@1a000          ti,sysc       	   disabled                                                    target-module@1c000          ti,sysc       	   disabled                                                    target-module@1e000          ti,sysc       	   disabled                                                    target-module@20000          ti,sysc       	   disabled                                                     target-module@24000          ti,sysc       	   disabled                                          @          target-module@26000          ti,sysc       	   disabled                                          `          target-module@2a000          ti,sysc       	   disabled                                                    target-module@2c000          ti,sysc       	   disabled                                                    target-module@2e000          ti,sysc       	   disabled                                                    target-module@30000          ti,sysc       	   disabled                                                     target-module@32000          ti,sysc       	   disabled                                                     target-module@34000          ti,sysc       	   disabled                                          @          target-module@36000          ti,sysc       	   disabled                                          `                interconnect@4ae00000            ti,dra7-l4-wkup simple-bus          /J     J    J          
  
ap la ia0                                  0      J        J        J        J        segment@0            simple-bus                                 l                                 `   `                @   @      P   P                         target-module@4000           ti,sysc-omap2 ti,sysc           /  @      @         	  
rev sysc                                 [   d   0            bfck                                        @       counter@0            ti,omap-counter32k          /       @         target-module@6000           ti,sysc-omap4 ti,sysc           /  `            
rev                                        `        prm@0            ti,dra7-prm simple-bus          /      0                                                               0    clocks                               sys_clkin1@110          ^             ti,mux-clock            [   e   f   g   h   i   j   k        /           Z        3         abe_dpll_sys_clk_mux@118            ^             ti,mux-clock            [      l        /          3   m      abe_dpll_bypass_clk_mux@114         ^             ti,mux-clock            [   m   P        /          3         abe_dpll_clk_mux@10c            ^             ti,mux-clock            [   m   P        /          3         abe_24m_fclk@11c            ^             ti,divider-clock            [           /                        3   X      aess_fclk@178           ^             ti,divider-clock            [   n        /  x        =           3   o      abe_giclk_div@174           ^             ti,divider-clock            [   o        /  t        =         abe_lp_clk_div@1d8          ^             ti,divider-clock            [           /                         3         abe_sys_clk_div@120         ^             ti,divider-clock            [           /           =         adc_gfclk_mux@1dc           ^             ti,mux-clock            [      l   P        /        sys_clk1_dclk_div@1c8           ^             ti,divider-clock            [           =   @        /                   3   x      sys_clk2_dclk_div@1cc           ^             ti,divider-clock            [   l        =   @        /                   3   y      per_abe_x1_dclk_div@1bc         ^             ti,divider-clock            [   p        =   @        /                   3   z      dsp_gclk_div@18c            ^             ti,divider-clock            [   !        =   @        /                   3   |      gpu_dclk@1a0            ^             ti,divider-clock            [   (        =   @        /                   3   ~      emif_phy_dclk_div@190           ^             ti,divider-clock            [   q        =   @        /                   3         gmac_250m_dclk_div@19c          ^             ti,divider-clock            [   r        =   @        /                   3   s      gmac_main_clk           ^             fixed-factor-clock          [   s        (           3           3         l3init_480m_dclk_div@1ac            ^             ti,divider-clock            [   M        =   @        /                   3         usb_otg_dclk_div@184            ^             ti,divider-clock            [   t        =   @        /                   3         sata_dclk_div@1c0           ^             ti,divider-clock            [           =   @        /                   3         pcie2_dclk_div@1b8          ^             ti,divider-clock            [   u        =   @        /                   3         pcie_dclk_div@1b4           ^             ti,divider-clock            [   v        =   @        /                   3         emu_dclk_div@194            ^             ti,divider-clock            [           =   @        /                   3         secure_32k_dclk_div@1c4         ^             ti,divider-clock            [   w        =   @        /                   3         clkoutmux0_clk_mux@158          ^             ti,mux-clock          X  [   x   y   z   {   |   }   ~         s                                            /  X      clkoutmux1_clk_mux@15c          ^             ti,mux-clock          X  [   x   y   z   {   |   }   ~         s                                            /  \      clkoutmux2_clk_mux@160          ^             ti,mux-clock          X  [   x   y   z   {   |   }   ~         s                                            /  `        3   N      custefuse_sys_gfclk_div         ^             fixed-factor-clock          [           (           3         eve_clk@180         ^             ti,mux-clock            [   4   7        /        hdmi_dpll_clk_mux@164           ^             ti,mux-clock            [      l        /  d      mlb_clk@134         ^             ti,divider-clock            [           =   @        /  4               mlbp_clk@130            ^             ti,divider-clock            [           =   @        /  0               per_abe_x1_gfclk2_div@138           ^             ti,divider-clock            [   p        =   @        /  8               timer_sys_clk_div@144           ^             ti,divider-clock            [           /  D        =           3         video1_dpll_clk_mux@168         ^             ti,mux-clock            [      l        /  h      video2_dpll_clk_mux@16c         ^             ti,mux-clock            [      l        /  l      wkupaon_iclk_mux@108            ^             ti,mux-clock            [              /          3   U         clockdomains          wkupaon-cm@1800          ti,omap4-cm         /                                                    wkupaon-clkctrl@20           ti,clkctrl          /       l        ^           3   d         prm@400       "   ti,dra7-prm-inst ti,omap-prm-inst           /                         3         prm@500       "   ti,dra7-prm-inst ti,omap-prm-inst           /                         3         prm@700       "   ti,dra7-prm-inst ti,omap-prm-inst           /                         3         prm@f00       "   ti,dra7-prm-inst ti,omap-prm-inst           /            prm@1b00          "   ti,dra7-prm-inst ti,omap-prm-inst           /      @                 prm@1b40          "   ti,dra7-prm-inst ti,omap-prm-inst           /  @   @      prm@1b80          "   ti,dra7-prm-inst ti,omap-prm-inst           /     @      prm@1bc0          "   ti,dra7-prm-inst ti,omap-prm-inst           /     @      prm@1c00          "   ti,dra7-prm-inst ti,omap-prm-inst           /      `            target-module@c000           ti,sysc-omap4 ti,sysc           /              
rev                                               scm_conf@0           syscon          /               3               segment@10000            simple-bus                                 `                      @  @      P  P                                       target-module@0          ti,sysc-omap2 ti,sysc           /                          
rev sysc syss                                                      [   d          d            
  bfck dbclk                                                  gpio@0           ti,omap4-gpio           /                                                       	                    target-module@4000           ti,sysc-omap2 ti,sysc           /  @      @     @           
rev sysc syss              "                                        [   d               bfck                                        @       wdt@0            ti,omap3-wdt            /                       K            target-module@8000           ti,sysc-omap4-timer ti,sysc         /                 	  
rev sysc                                            [   d                bfck                                                                 timer@0          ti,omap5430-timer           /               [   d               bfck                                         d                  P         target-module@c000           ti,sysc       	   disabled                                                        segment@20000            simple-bus                                     `  `                                          0  0      p  p                                                               target-module@0          ti,sysc-omap4-timer ti,sysc         /                   	  
rev sysc                                            [   d   (            bfck                                                timer@0          ti,omap5430-timer           /                       Z                              target-module@2000           ti,sysc       	   disabled                                                      target-module@6000           ti,sysc       	   disabled                                   H        `         p                (         *         0             target-module@b000           ti,sysc-omap2 ti,sysc           /  P     T     X           
rev sysc syss                                                      [   d   `            bfck                                               serial@0             ti,dra742-uart ti,omap4-uart            /                                  l       	   disabled             target-module@f000           ti,sysc       	   disabled                                                        segment@30000            simple-bus                                                                                  0  0      @  @      P  P      `  `      p  p                               target-module@1000           ti,sysc       	   disabled                                                     target-module@3000           ti,sysc       	   disabled                                           0          target-module@5000           ti,sysc       	   disabled                                           P          target-module@7000           ti,sysc       	   disabled                                           p          target-module@9000           ti,sysc       	   disabled                                                     target-module@c000           ti,sysc-omap4 ti,sysc           /              
rev         [   d   h            bfck                                                can@0            ti,dra7-d_can           /                   	  X                               [   d   h            okay            default sleep active            "           ,           6                  interconnect@48000000            ti,dra7-l4-per1 simple-bus        0  /H      H     H     H     H     H             
ap la ia0 ia1 ia2 ia3                                        H           H          segment@0            simple-bus                                                                                         0  0     @  @     P  P     `  `     p  p                   P  P     `  `     p  p                                                                                                                                  0  0            0  0     @  @              0  0                   `  `     p  p                                   	  	     	  	     	  	     	  	     	  	     	  	                   	   	       	   	      
@  
@     
`  
`     
  
   @  
  
     
  
     
  
     `  `     p  p     @  @     P  P                                                 P  P     `  `     
   
      
0  
0                                
P  
P                                   target-module@20000          ti,sysc-omap2 ti,sysc           /  P     T     X           
rev sysc syss                                                      [     (            bfck                                               serial@0             ti,dra742-uart ti,omap4-uart            /                       E           l       	   disabled            @      5      6        Etx rx            target-module@32000          ti,sysc-omap4-timer ti,sysc         /                 	  
rev sysc                                            [                  bfck                                               timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    !            target-module@34000          ti,sysc-omap4-timer ti,sysc         / @     @         	  
rev sysc                                            [                  bfck                                       @       timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    "           3            target-module@36000          ti,sysc-omap4-timer ti,sysc         / `     `         	  
rev sysc                                            [                   bfck                                       `       timer@0          ti,omap5430-timer           /               [                     bfck timer_sys_ck                    #           3            target-module@3e000          ti,sysc-omap4-timer ti,sysc         /               	  
rev sysc                                            [      (            bfck                                              timer@0          ti,omap5430-timer           /               [      (              bfck timer_sys_ck                    (           3            target-module@51000          ti,sysc-omap2 ti,sysc           /                     
rev sysc syss                                                      [                         
  bfck dbclk                                                gpio@0           ti,omap4-gpio           /                                                       	                   3            target-module@53000          ti,sysc-omap2 ti,sysc           / 0     0    1           
rev sysc syss                                                      [                         
  bfck dbclk                                         0       gpio@0           ti,omap4-gpio           /                       t                                	                    target-module@55000          ti,sysc-omap2 ti,sysc           / P     P    Q           
rev sysc syss                                                      [      8          8         
  bfck dbclk                                         P       gpio@0           ti,omap4-gpio           /                                                       	                    target-module@57000          ti,sysc-omap2 ti,sysc           / p     p    q           
rev sysc syss                                                      [      @          @         
  bfck dbclk                                         p       gpio@0           ti,omap4-gpio           /                                                       	                   3            target-module@59000          ti,sysc-omap2 ti,sysc           /                     
rev sysc syss                                                      [      H          H         
  bfck dbclk                                                gpio@0           ti,omap4-gpio           /                                                       	                    target-module@5b000          ti,sysc-omap2 ti,sysc           /                     
rev sysc syss                                                      [      P          P         
  bfck dbclk                                                gpio@0           ti,omap4-gpio           /                                                       	                   3            target-module@5d000          ti,sysc-omap2 ti,sysc           /                     
rev sysc syss                                                      [      X          X         
  bfck dbclk                                                gpio@0           ti,omap4-gpio           /                                                       	                   3            target-module@60000          ti,sysc-omap2 ti,sysc           /                        
rev sysc syss                                                     [                  bfck                                               i2c@0            ti,omap4-i2c            /                       8                                   	   disabled             target-module@66000          ti,sysc-omap2 ti,sysc           / `P    `T    `X           
rev sysc syss                                                      [     H            bfck                                       `       serial@0             ti,dra742-uart ti,omap4-uart            /                       d           l       	   disabled            @      ?      @        Etx rx            target-module@68000          ti,sysc-omap2 ti,sysc           / P    T    X           
rev sysc syss                                                      [      0            bfck                                              serial@0             ti,dra742-uart ti,omap4-uart            /                       e           l       	   disabled            @      O      P        Etx rx            target-module@6a000          ti,sysc-omap2 ti,sysc           / P    T    X           
rev sysc syss                                                      [                 bfck                                              serial@0             ti,dra742-uart ti,omap4-uart            /                         C                l          okay            @      1      2        Etx rx            target-module@6c000          ti,sysc-omap2 ti,sysc           / P    T    X           
rev sysc syss                                                      [                  bfck                                              serial@0             ti,dra742-uart ti,omap4-uart            /                       D           l       	   disabled            @      3      4        Etx rx            target-module@6e000          ti,sysc-omap2 ti,sysc           / P    T    X           
rev sysc syss                                                      [     0            bfck                                              serial@0             ti,dra742-uart ti,omap4-uart            /                       A           l       	   disabled            @      7      8        Etx rx            target-module@70000          ti,sysc-omap2 ti,sysc           /                        
rev sysc syss                                                     [      x            bfck                                               i2c@0            ti,omap4-i2c            /                       3                                      okay                gpio@20          nxp,pcf8575         /                                 	                 gpio@21          ti,pcf8575 nxp,pcf8575          /   !        O                               	                    &                          3         tlv320aic3106@19            d             ti,tlv320aic3106            /           u   (                    okay                                                        3        tps65917@58         /   X                             ti,tps65917          	                            3      tps65917_pmic            ti,tps65917-pmic                                                                     0           ?           N           ]           l      regulators     smps1           smps1           # P        ;          {                 3         smps2           smps2           # P        ; 0                  {      smps3           smps3           # P        ;                   {      smps4           smps4           # w@        ; w@         {                 3        smps5           smps5           # p        ; p                  {      ldo1            ldo1            # w@        ; 2Z         {                          3         ldo2            ldo2            # w@        ; w@                  {                 3         ldo3            ldo3            # w@        ; w@                  {      ldo5            ldo5            # w@        ; w@         {                 3         ldo4            ldo4            # 2Z        ; 2Z                 3   \            tps65917_power_button            ti,palmas-pwrbutton          &                                                      target-module@72000          ti,sysc-omap2 ti,sysc           /                        
rev sysc syss                                                     [                  bfck                                               i2c@0            ti,omap4-i2c            /                       4                                   	   disabled             target-module@78000          ti,sysc-omap2 ti,sysc           /                     
rev sysc syss                                                     [      0            bfck                                              elm@0            ti,am3352-elm           /                                  okay            3            target-module@7a000          ti,sysc-omap2 ti,sysc           /                     
rev sysc syss                                                     [                  bfck                                              i2c@0            ti,omap4-i2c            /                       9                                   	   disabled             target-module@7c000          ti,sysc-omap2 ti,sysc           /                     
rev sysc syss                                                     [      (            bfck                                              i2c@0            ti,omap4-i2c            /                       7                                      okay                pcf8575@26           ti,pcf8575 nxp,pcf8575          /   &                            O  +        3      p1                                           vin6_sel_s0          ov5640@3c            ovti,ov5640         /   <        [           bxclk       port       endpoint                                   #              3                     target-module@86000          ti,sysc-omap4-timer ti,sysc         / `     `         	  
rev sysc                                            [                   bfck                                       `       timer@0          ti,omap5430-timer           /               [                     bfck timer_sys_ck                    )           3            target-module@88000          ti,sysc-omap4-timer ti,sysc         /               	  
rev sysc                                            [                  bfck                                              timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    *           3            target-module@90000          ti,sysc-omap2 ti,sysc           / 	    	         	  
rev sysc                                      [                   bfck                                       	         rng@0            ti,omap4-rng            /                        /           [   
        bfck          target-module@98000          ti,sysc-omap4 ti,sysc           / 	     	         	  
rev sysc                                            [                  bfck                                       	       spi@0            ti,omap4-mcspi          /                       <                                     .         @  @      #      $      %      &      '      (      )      *         Etx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3       	   disabled             target-module@9a000          ti,sysc-omap4 ti,sysc           / 	     	         	  
rev sysc                                            [                  bfck                                       	       spi@0            ti,omap4-mcspi          /                       =                                     .            @      +      ,      -      .        Etx0 rx0 tx1 rx1       	   disabled             target-module@9c000          ti,sysc-omap4 ti,sysc           / 	     	         	  
rev sysc                                                                 [   Z               bfck                                       	       mmc@0            ti,dra7-sdhci           /                       N            okay            <           Iq          W         d      *  default hs sdr12 sdr25 sdr50 ddr50 sdr104           "           q           }                                       ,           6                                                              target-module@a2000          ti,sysc       	   disabled                                          
           target-module@a4000          ti,sysc       	   disabled                                          
@        
P          target-module@a5000          ti,sysc-omap2 ti,sysc           / 
P0    
P4    
P8           
rev sysc syss                                                      [                  bfck                                       
P       des@0            ti,omap4-des            /                       M           @      u      t        Etx rx           [   
        bfck          target-module@a8000          ti,sysc       	   disabled                                          
   @       target-module@ad000          ti,sysc-omap4 ti,sysc           / 
     
         	  
rev sysc                                                                 [                  bfck                                       
       mmc@0            ti,dra7-sdhci           /                       Y         	   disabled            IА              @           target-module@b2000          ti,sysc-omap2 ti,sysc           /                        
rev sysc syss                                          [      `            bfck                                               1w@0             ti,omap3-1w         /                       5            target-module@b4000          ti,sysc-omap4 ti,sysc           / @     @         	  
rev sysc                                                                 [   Z               bfck                                       @       mmc@0            ti,dra7-sdhci           /                       Q            okay            Iq                                  W         d        default hs ddr_1_8v hs200_1_8v          "           }                    ,           6                            q            target-module@b8000          ti,sysc-omap4 ti,sysc           /               	  
rev sysc                                            [                  bfck                                              spi@0            ti,omap4-mcspi          /                       V                                     .           @                    Etx0 rx0       	   disabled             target-module@ba000          ti,sysc-omap4 ti,sysc           /               	  
rev sysc                                            [                  bfck                                              spi@0            ti,omap4-mcspi          /                       +                                     .           @      F      G        Etx0 rx0       	   disabled             target-module@d1000          ti,sysc-omap4 ti,sysc           /               	  
rev sysc                                                                 [                  bfck                                              mmc@0            ti,dra7-sdhci           /                       [            okay            Iq              @          q                      }                                      default hs sdr12 sdr25          "           ,           6                                           wifi@2        
   ti,wl1835           /            &                              target-module@d5000          ti,sysc       	   disabled                                          P             segment@200000           simple-bus                                    interconnect@48400000            ti,dra7-l4-per2 simple-bus        (  /H@     H@    H@    H@    H@            
ap la ia0 ia1 ia2                                  l      H@   @  E  E   @  E  E   @  F   F    @  HC` HC`  @  HC HC  @  HD HD  @  HE  HE   @  HE@ HE@  @     segment@0            simple-bus                                T                                @  @   @                                                            @  @      `  `                                   `  `     p  p                                                                                           0  0                                      @  @      `  `                                    @  @     P  P                                                           0  0     @  @     P  P     `  `     p  p                                                             E  E   @  E  E   @  F   F    @  HC` HC`  @  HC HC  @  HD HD  @  HE  HE   @  HE@ HE@  @     target-module@20000          ti,sysc-omap2 ti,sysc           /  P     T     X           
rev sysc syss                                                      [   W              bfck                                               serial@0             ti,dra742-uart ti,omap4-uart            /                                  l       	   disabled             target-module@22000          ti,sysc-omap2 ti,sysc           /  P     T     X           
rev sysc syss                                                      [   W              bfck                                               serial@0             ti,dra742-uart ti,omap4-uart            /                                  l       	   disabled             target-module@24000          ti,sysc-omap2 ti,sysc           / @P    @T    @X           
rev sysc syss                                                      [   W              bfck                                       @       serial@0             ti,dra742-uart ti,omap4-uart            /                                  l       	   disabled             target-module@2c000          ti,sysc       	   disabled                                                    target-module@36000          ti,sysc       	   disabled                                          `          target-module@3a000          ti,sysc       	   disabled                                                    target-module@3c000          ti,sysc-omap4 ti,sysc           /             
rev         [                   bfck                                              atl@0            ti,dra7-atl         /                                  [                  bfck          okay               m                              l   p                
@   V"    atl2            .           2               target-module@3e000          ti,sysc-omap4 ti,sysc           /               	  
rev sysc                                         [   W               bfck                                              epwmss@0              ti,dra746-pwmss ti,am33xx-pwmss         /       0                               	   disabled                          ecap@100             ti,dra746-ecap ti,am3352-ecap           6           /              [           bfck       	   disabled          pwm@200       "   ti,dra746-ehrpwm ti,am3352-ehrpwm           6           /              [            
  btbclk fck         	   disabled                target-module@40000          ti,sysc-omap4 ti,sysc           /                 	  
rev sysc                                         [   W               bfck                                               epwmss@0              ti,dra746-pwmss ti,am33xx-pwmss         /       0                               	   disabled                          ecap@100             ti,dra746-ecap ti,am3352-ecap           6           /              [           bfck       	   disabled          pwm@200       "   ti,dra746-ehrpwm ti,am3352-ehrpwm           6           /              [            
  btbclk fck         	   disabled                target-module@42000          ti,sysc-omap4 ti,sysc           /                 	  
rev sysc                                         [   W               bfck                                               epwmss@0              ti,dra746-pwmss ti,am33xx-pwmss         /       0                               	   disabled                          ecap@100             ti,dra746-ecap ti,am3352-ecap           6           /              [           bfck       	   disabled          pwm@200       "   ti,dra746-ehrpwm ti,am3352-ehrpwm           6           /              [            
  btbclk fck         	   disabled                target-module@46000          ti,sysc       	   disabled                                          `          target-module@48000          ti,sysc       	   disabled                                                    target-module@4a000          ti,sysc       	   disabled                                                    target-module@4c000          ti,sysc       	   disabled                                                    target-module@50000          ti,sysc       	   disabled                                                     target-module@54000          ti,sysc       	   disabled                                          @          target-module@58000          ti,sysc       	   disabled                                                     target-module@5b000          ti,sysc       	   disabled                                                    target-module@5d000          ti,sysc       	   disabled                                                    target-module@60000          ti,sysc-dra7-mcasp ti,sysc          /                 	  
rev sysc                            $  [                                       bfck ahclkx ahclkr                                               E  E   @     mcasp@0          ti,dra7-mcasp-audio         /        E             
mpu dat                 h          g           Atx rx           @                          Etx rx         $  [                                       bfck ahclkx ahclkr         	   disabled             target-module@64000          ti,sysc-dra7-mcasp ti,sysc          / @     @         	  
rev sysc                            $  [   W  T       W  T      W  T           bfck ahclkx ahclkr                                         @     E  E   @     mcasp@0          ti,dra7-mcasp-audio         /        E             
mpu dat                                      Atx rx           @                          Etx rx         $  [   W  T                 W  T           bfck ahclkx ahclkr         	   disabled             target-module@68000          ti,sysc-dra7-mcasp ti,sysc          /               	  
rev sysc                              [   W  \       W  \           bfck ahclkx                                             F   F    @     mcasp@0          ti,dra7-mcasp-audio         /        F              
mpu dat                                      Atx rx           @                          Etx rx           [   W  \       W  \           bfck ahclkx           okay            d               W  \                      Q            Y           c                      n            y            3           target-module@6c000          ti,sysc-dra7-mcasp ti,sysc          /               	  
rev sysc                              [   W         W             bfck ahclkx                                             HC` HC`  @     mcasp@0          ti,dra7-mcasp-audio         /        HC`            
mpu dat                                      Atx rx           @                          Etx rx           [   W         W             bfck ahclkx        	   disabled             target-module@70000          ti,sysc-dra7-mcasp ti,sysc          /                 	  
rev sysc                              [   W  l       W  l           bfck ahclkx                                              HC HC  @     mcasp@0          ti,dra7-mcasp-audio         /        HC            
mpu dat                                      Atx rx           @                          Etx rx           [   W  l       W  l           bfck ahclkx        	   disabled             target-module@74000          ti,sysc-dra7-mcasp ti,sysc          / @     @         	  
rev sysc                              [   W         W             bfck ahclkx                                        @     HD HD  @     mcasp@0          ti,dra7-mcasp-audio         /        HD            
mpu dat                                      Atx rx           @                          Etx rx           [   W         W             bfck ahclkx        	   disabled             target-module@78000          ti,sysc-dra7-mcasp ti,sysc          /               	  
rev sysc                              [   W         W             bfck ahclkx                                             HE  HE   @     mcasp@0          ti,dra7-mcasp-audio         /        HE             
mpu dat                                      Atx rx           @                          Etx rx           [   W         W             bfck ahclkx        	   disabled             target-module@7c000          ti,sysc-dra7-mcasp ti,sysc          /               	  
rev sysc                              [   W         W             bfck ahclkx                                             HE@ HE@  @     mcasp@0          ti,dra7-mcasp-audio         /        HE@            
mpu dat                                      Atx rx           @                          Etx rx           [   W         W             bfck ahclkx        	   disabled             target-module@80000          ti,sysc-omap4 ti,sysc           /              
rev         [   W              bfck                                                can@0            ti,dra7-d_can           /                   	  X                              [         	   disabled             target-module@84000          ti,sysc-omap4-simple ti,sysc            / R     R    R           
rev sysc syss                                                                [                   bfck                                       @   @             switch@0          #   ti,dra7-cpsw-switch ti,cpsw-switch          /      @                   @         [           bfck                                     	         okay          0         N         O         P         Q           Arx_thresh rx tx misc          $                 	         
      ethernet-ports                               port@1          /           port1                                                  	  rgmii-id                     port@2          /           port2                                                  	  rgmii-id                        mdio@1000            ti,cpsw-mdio ti,davinci_mdio            [           bfck                                    B@        /         ethernet-phy@2          /                                              	         &                           	%        3         ethernet-phy@3          /                                              	         &                           	%        3            cpts            [                  bcpts                   target-module@5b000          ti,sysc-omap4 ti,sysc           /               	  
rev sysc                                          [                  bfck                                              cal@0            ti,dra72-cal            /             @  	    @      "  
cal_top cal_rx_core0 cal_rx_core1                   w           	C   	     ports                                port@0          /       endpoint                                   #              3            port@1          /                     interconnect@48800000            ti,dra7-l4-per3 simple-bus        (  /H     H    H    H    H            
ap la ia0 ia1 ia2                                        H         segment@0            simple-bus                                                                                                           0  0     @  @     P  P     `  `     p  p                                                                                                                                                                                                                                    0  0     @  @     P  P     `  `     p  p                                                                                      0  0     @  @     P  P     `  `     p  p                                 @  @     P  P                                            0  0                       `  `     p  p                        @   @      P   P              
   
                                                                                                  0   0       target-module@2000           ti,sysc-omap4 ti,sysc           /                   	  
rev sysc                                         [   c               bfck                                                mailbox@0            ti,omap4-mailbox            /             0         {         |         }         ~           `           l           ~         	   disabled             target-module@4000           ti,sysc       	   disabled                                           @          target-module@a000           ti,sysc       	   disabled                                                     target-module@10000          ti,sysc       	   disabled                                                     target-module@16000          ti,sysc       	   disabled                                          `          target-module@1c000          ti,sysc       	   disabled                                                    target-module@1e000          ti,sysc       	   disabled                                                    target-module@20000          ti,sysc-omap4-timer ti,sysc         /                 	  
rev sysc                                            [                  bfck                                               timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    $           3            target-module@22000          ti,sysc-omap4-timer ti,sysc         /                 	  
rev sysc                                            [                  bfck                                               timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    %            target-module@24000          ti,sysc-omap4-timer ti,sysc         / @     @         	  
rev sysc                                            [                  bfck                                       @       timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                    &           3            target-module@26000          ti,sysc-omap4-timer ti,sysc         / `     `         	  
rev sysc                                            [                   bfck                                       `       timer@0          ti,omap5430-timer           /               [                     bfck timer_sys_ck                    '           3            target-module@28000          ti,sysc-omap4-timer ti,sysc         /               	  
rev sysc                                            [                  bfck                                              timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                   S            	V         target-module@2a000          ti,sysc-omap4-timer ti,sysc         /               	  
rev sysc                                            [                  bfck                                              timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                   T            	V         target-module@2c000          ti,sysc-omap4-timer ti,sysc         /               	  
rev sysc                                            [                  bfck                                                                timer@0          ti,omap5430-timer           /               [                    bfck timer_sys_ck                   U            	V                                     target-module@2e000          ti,sysc-omap4-timer ti,sysc         /               	  
rev sysc                                            [                 bfck                                                                timer@0          ti,omap5430-timer           /               [                   bfck timer_sys_ck                   V            	V                                    target-module@38000          ti,sysc-omap4-simple ti,sysc            / t    x         	  
rev sysc                                 [      $            bfck                                              rtc@0            ti,am3352-rtc           /                                            [   P         target-module@3a000          ti,sysc-omap4 ti,sysc           /               	  
rev sysc                                         [   c   (            bfck                                              mailbox@0            ti,omap4-mailbox            /             0                                                   `           l           ~         	   disabled             target-module@3c000          ti,sysc-omap4 ti,sysc           /               	  
rev sysc                                         [   c   0            bfck                                              mailbox@0            ti,omap4-mailbox            /             0                                                   `           l           ~         	   disabled             target-module@3e000          ti,sysc-omap4 ti,sysc           /               	  
rev sysc                                         [   c   8            bfck                                              mailbox@0            ti,omap4-mailbox            /             0                                                   `           l           ~         	   disabled             target-module@40000          ti,sysc-omap4 ti,sysc           /                 	  
rev sysc                                         [   c   @            bfck                                               mailbox@0            ti,omap4-mailbox            /             0                                                   `           l           ~            okay            3      mbox-ipu1-ipc3x         	c                 	n                  okay            3         mbox-dsp1-ipc3x         	c                 	n                  okay            3               target-module@42000          ti,sysc-omap4 ti,sysc           /                 	  
rev sysc                                         [   c   H            bfck                                               mailbox@0            ti,omap4-mailbox            /             0                                                   `           l           ~            okay            3      mbox-ipu2-ipc3x         	c                 	n                  okay            3               target-module@44000          ti,sysc-omap4 ti,sysc           / @     @         	  
rev sysc                                         [   c   P            bfck                                       @       mailbox@0            ti,omap4-mailbox            /             0                                               `           l           ~         	   disabled             target-module@46000          ti,sysc-omap4 ti,sysc           / `     `         	  
rev sysc                                         [   c   X            bfck                                       `       mailbox@0            ti,omap4-mailbox            /             0                                               `           l           ~         	   disabled             target-module@48000          ti,sysc       	   disabled                                                    target-module@4a000          ti,sysc       	   disabled                                                    target-module@4c000          ti,sysc       	   disabled                                                    target-module@4e000          ti,sysc       	   disabled                                                    target-module@50000          ti,sysc       	   disabled                                                     target-module@52000          ti,sysc       	   disabled                                                     target-module@54000          ti,sysc       	   disabled                                          @          target-module@56000          ti,sysc       	   disabled                                          `          target-module@58000          ti,sysc       	   disabled                                                    target-module@5a000          ti,sysc       	   disabled                                                    target-module@5c000          ti,sysc       	   disabled                                                    target-module@5e000          ti,sysc-omap4 ti,sysc           /               	  
rev sysc                                         [   c   `            bfck                                              mailbox@0            ti,omap4-mailbox            /             0         	         
                             `           l           ~         	   disabled             target-module@60000          ti,sysc-omap4 ti,sysc           /                 	  
rev sysc                                         [   c   h            bfck                                               mailbox@0            ti,omap4-mailbox            /             0                                               `           l           ~         	   disabled             target-module@62000          ti,sysc-omap4 ti,sysc           /                 	  
rev sysc                                         [   c   p            bfck                                               mailbox@0            ti,omap4-mailbox            /             0                                               `           l           ~         	   disabled             target-module@64000          ti,sysc-omap4 ti,sysc           / @     @         	  
rev sysc                                         [   c   x            bfck                                       @       mailbox@0            ti,omap4-mailbox            /             0                                               `           l           ~         	   disabled             target-module@80000          ti,sysc-omap4 ti,sysc           /                 	  
rev sysc                                                                 [   Z               bfck                                               omap_dwc3_1@0            ti,dwc3         /                       H                                    	y                              	      usb@10000         
   snps,dwc3           /    p       $          G          G          H           Aperipheral host otg                       	usb2-phy usb3-phy           	super-speed         	otg          	         	        	               target-module@c0000          ti,sysc-omap4 ti,sysc           /                 	  
rev sysc                                                                 [   Z                bfck                                               omap_dwc3_2@0            ti,dwc3         /                       W                                    	y                              	      usb@10000         
   snps,dwc3           /    p       $          I          I          W           Aperipheral host otg                  	  	usb2-phy            	high-speed          	host             	         	         	        	               target-module@100000             ti,sysc-omap4 ti,sysc           /                 	  
rev sysc                                                                 [   Z   (            bfck                                               omap_dwc3_3@0            ti,dwc3         /                      X                                    	y                            	   disabled       usb@10000         
   snps,dwc3           /    p       $          X          X         X           Aperipheral host otg         	high-speed          	otg          	         	            target-module@170000             ti,sysc-omap4 ti,sysc           /             
sysc                                                [                   bfck                                                  	   disabled          target-module@190000             ti,sysc-omap4 ti,sysc           /             
sysc                                                [                  bfck                                                  	   disabled          target-module@1b0000             ti,sysc-omap4 ti,sysc           /                 	  
rev sysc                                                [                  bfck                                                  	   disabled          target-module@1d0010             ti,sysc-omap4 ti,sysc           /             
sysc                                                [                  bfck                                               vpe@0            ti,dra7-vpe          /               W                  
vpe_top sc csc vpdma                   b                  axi@0            simple-bus                                   Q   Q     0                        pcie@51000000           /Q       Q     L               
rc_dbics ti_conf config                                                               ;pci       0               0                0  0              	                          
           
            pcie1                    
  	pcie-phy0           
   _           
1                     `  
D                                                                                            
R                  okay             ti,dra726-pcie-rc ti,dra7-pcie     interrupt-controller             	                                 3            pcie_ep@51000000             /Q      (Q     LQ     (            &  
ep_dbics ti_conf ep_dbics2 addr_space                              
           
m           
|           pcie1                    
  	pcie-phy0           
R                 
   _         	   disabled          "   ti,dra726-pcie-ep ti,dra7-pcie-ep            axi@1            simple-bus                                   Q  Q    0     0                     	   disabled       pcie@51800000           /Q      Q    L               
rc_dbics ti_conf config                c         d                                    ;pci       0               0               00  0              	                          
           
           pcie2                    
  	pcie-phy0           
1                     `  
D                                                                                            
R                  ti,dra726-pcie-rc ti,dra7-pcie     interrupt-controller             	                                 3               ocmcram@40300000          
   mmio-sram           /@0                 @0                                 sram-hs@0            ti,secure-ram           /                 ocmcram@40400000          	   disabled          
   mmio-sram           /@@                 @@                                    ocmcram@40500000          	   disabled          
   mmio-sram           /@P                 @P                                    bandgap@4a0021e0          0  /J !   J #,   J #   ,J #   <J %d   J %t   P         ti,dra752-bandgap                   y           
           3         dsp_system@40d00000          syscon          /@             3         padconf@4844a000             ti,dra7-iodelay         /HD                                     x      mmc1_iodelay_ddr50_conf         
    L      $        0  _      <        H        T                 ,          8   8      D   L      P   [      \   c      (          4          @          L          X                3         mmc1_iodelay_sdr104_rev10_conf          
     0  m  ,          8         D          P   /      \         (   }      4   +      @        L        X  _          mmc1_iodelay_sdr104_rev20_conf          
       @  ,          8   (      D   S      P   b      \   j      (   3      4          @  k      L         X              3         mmc2_iodelay_ddr_conf        \  
               w                           ~                                            `                               N                 
                             +                 h                                                                                          d                3         mmc2_iodelay_hs200_rev10_conf           
        _              }         d        f                                          h                                   8        m                O        J      d            mmc2_iodelay_hs200_rev20_conf           
                          x         F      h                         F                 h       x                        '         [                            e                d  h            3            target-module@43300000           ti,sysc-omap4 ti,sysc           /C0             
rev         [      P            bfck                                      C0        dma@0            ti,edma3-tpcc           /             	  
edma3_cc          $         i         h         g         '  Aedma3_ccint edma3_mperr edma3_ccerrint             @                   
                     3            target-module@43400000           ti,sysc-omap4 ti,sysc           /C@             
rev         [      X            bfck                                      C@        dma@0            ti,edma3-tptc           /                      r           Aedma3_tcerrint          3            target-module@43500000           ti,sysc-omap4 ti,sysc           /CP             
rev         [      `            bfck                                      CP        dma@0            ti,edma3-tptc           /                      s           Aedma3_tcerrint          3            dmm@4e000000             ti,omap5-dmm            /N                      l           dmm       ipu@58820000             ti,dra7-ipu         /X             
l2ram           
            okay            
                     [   <                
dra7-ipu1-fw.xem4           
              
           
              
         ipu@55020000             ti,dra7-ipu         /U             
l2ram           
            okay            
                     [                   
dra7-ipu2-fw.xem4           
              
           
              
         dsp@40800000             ti,dra7-dsp         /@    @     @             
l2ram l1pram l1dram         
   	  \   
        
               okay            
               [                   
dra7-dsp1-fw.xe66           
              
           
           
         target-module@40d01000           ti,sysc-omap2 ti,sysc           /@    @   @           
rev sysc syss                                       [                   bfck         
              rstctrl             @                                mmu@0            ti,dra7-dsp-iommu           /                                  !            .               3            target-module@40d02000           ti,sysc-omap2 ti,sysc           /@     @    @            
rev sysc syss                                       [                   bfck         
              rstctrl             @                                 mmu@0            ti,dra7-dsp-iommu           /                                  !            .              3            target-module@58882000           ti,sysc-omap2 ti,sysc           /X     X    X            
rev sysc syss                                       [   <                bfck         
              rstctrl                                      X        mmu@0            ti,dra7-iommu           /                                 !             B        3            target-module@55082000           ti,sysc-omap2 ti,sysc           /U     U    U            
rev sysc syss                                       [                   bfck         
              rstctrl                                      U        mmu@0            ti,dra7-iommu           /                                 !             B        3            regulator-abb-mpu         
   ti,abb-v3           abb_mpu                                    [           X   2        i         (  /J}   J}   J`   J ;    JX         D  
setup-address control-address int-address efuse-address ldo-address         y                               H   ,                  @                 v                        3         regulator-abb-ivahd       
   ti,abb-v3         
  abb_ivahd                                      [           X   2        i         (  /J~4   J~$   J`   J %   J $p         D  
setup-address control-address int-address efuse-address ldo-address         y@                               H                     0                                       regulator-abb-dspeve          
   ti,abb-v3           abb_dspeve                                     [           X   2        i         (  /J~0   J~    J`   J %   J $l         D  
setup-address control-address int-address efuse-address ldo-address         y                                H                     0                                       regulator-abb-gpu         
   ti,abb-v3           abb_gpu                                    [           X   2        i         (  /J}   J}   J`   J ;   JT         D  
setup-address control-address int-address efuse-address ldo-address         y                               H                     v                                        spi@4b300000             ti,dra7xxx-qspi         /K0     \              
qspi_base qspi_mmap            	  X                                  qspi            [   W  ,           bfck         5                  W            okay                m25p80@0             s25fl256s1                   /                                                       partition@0       	  QSPI.SPL            /             partition@1         QSPI.SPL.backup1            /            partition@2         QSPI.SPL.backup2            /            partition@3         QSPI.SPL.backup3            /            partition@4         QSPI.u-boot         /            partition@5         QSPI.u-boot-spl-os          /            partition@6         QSPI.u-boot-env         /            partition@7         QSPI.u-boot-env.backup1         /            partition@8         QSPI.kernel         /            partition@9         QSPI.file-system            /   b              sata@4a141100            snps,dwc-ahci           /J     J                    1                    	  	sata-phy            [   Z   h           sata                     gpmc@50000000            ti,am3352-gpmc          gpmc            /P     |                           @                  Erxtx            #           /                                     	                                     	   disabled                                  3      nand@0,0             ti,omap2-nand           /                    &                                   A                   Jprefetch-dma            \bch8            l           v                                                 P           P                       <           <           
           2        ,           :   (        I   (        X   P        j   P        {   P                                                                            partition@0       	  NAND.SPL            /             partition@1         NAND.SPL.backup1            /            partition@2         NAND.SPL.backup2            /            partition@3         NAND.SPL.backup3            /            partition@4         NAND.u-boot-spl-os          /            partition@5         NAND.u-boot         /            partition@6         NAND.u-boot-env         /            partition@7         NAND.u-boot-env.backup1         /            partition@8         NAND.kernel         /             partition@9         NAND.file-system            /   `              target-module@56000000           ti,sysc-omap4 ti,sysc           /V     V          	  
rev sysc                                                [                   bfck                                      V            crossbar@4a002a48            ti,irq-crossbar         /J *H  0         	         &                                                                                        -   
                 :            3         target-module@58000000           ti,sysc-omap2 ti,sysc           /X      X           	  
rev syss                     0  [                     	          
                  bfck hdmi_clk sys_clk tv_clk                                      X         dss@0            ti,dra7-dss          okay            K   	  8                                                    /         @T     C             
dss pll1_clkctrl pll1           [                            bfck video1_clk          [      target-module@1000           ti,sysc-omap2 ti,sysc           /                        
rev sysc syss                                                                    [                  bfck                                               dispc@0          ti,dra7-dispc           /                                  [                  bfck         m   	  4         target-module@40000          ti,sysc-omap4 ti,sysc           /                 	  
rev sysc                                            [          	                  bfck dss_clk                                               encoder@0            ti,dra7-hdmi             /                                
wp pll phy core                 `            okay            [          	          
        bfck sys_clk         @      L      	  Eaudio_tx            x      port       endpoint                       3                       target-module@4b500000           ti,sysc-omap2 ti,sysc           /KP    KP    KP            
rev sysc syss                                                      [                   bfck                                      KP        aes@0            ti,omap4-aes            /                       P           @      o          n            Etx rx           [   
        bfck          target-module@4b700000           ti,sysc-omap2 ti,sysc           /Kp    Kp    Kp            
rev sysc syss                                                      [                  bfck                                      Kp        aes@0            ti,omap4-aes            /                       ;           @      r          q            Etx rx           [   
        bfck          target-module@4b101000           ti,sysc-omap3-sham ti,sysc          /K    K   K           
rev sysc syss                                                   [      (            bfck                                      K       sham@0           ti,omap5-sham           /                       .           @      w            Erx          [   
        bfck          opp-supply@4a003b20          ti,omap5-opp-supply         /J ;             ,     @    v            `         thermal-zones      cpu_thermal                                                      trips      cpu_alert                              Bpassive         3         cpu_crit                             	  Bcritical             cooling-maps       map0            	                          gpu_thermal                                                     trips      gpu_crit                             	  Bcritical                core_thermal                                                        trips      core_crit                            	  Bcritical                dspeve_thermal                                                      trips      dspeve_crit                          	  Bcritical                iva_thermal                                                     trips      iva_crit                             	  Bcritical                   pmu          arm,cortex-a15-pmu           &                            fixedregulator-evm12v0           regulator-fixed       	  evm_12v0            #          ;           {                 3         fixedregulator-evm5v0            regulator-fixed         evm_5v0         # LK@        ; LK@                    {                 3         fixedregulator-evm_3v6           regulator-fixed         evm_3v6         # 6        ; 6                    {                 3         fixedregulator-vsys3v3           regulator-fixed       	  vsys_3v3            # 2Z        ; 2Z                    {                 3         fixedregulator-evm_3v3           regulator-fixed         evm_3v3         # 2Z        ; 2Z                    {                 3         fixedregulator-aic_dvdd          regulator-fixed       	  aic_dvdd                       # w@        ; w@        3         fixedregulator-sd            regulator-fixed         evm_3v3_sd          # 2Z        ; 2Z                    (        ;                  3         extcon_usb1          linux,extcon-usb-gpio           @                  3         extcon_usb2          linux,extcon-usb-gpio           @                  3         connector            hdmi-connector          hdmi            Ba      port       endpoint                       3              encoder          ti,tpd12s015          $                                   ports                                port@0          /       endpoint                      3            port@1          /      endpoint                      3                  sound0           simple-audio-card           HDRA7xx-EVM        H  _Headphone Headphone Jack Line Line Out Microphone Mic Jack Line Line In         yHeadphone Jack HPLOUT Headphone Jack HPROUT Line Out LLOUT Line Out RLOUT MIC3L Mic Jack MIC3R Mic Jack Mic Jack Mic Bias LINE1L Line In LINE1R Line In         dsp_b                                   simple-audio-card,cpu                      V"         3        simple-audio-card,codec                   [            fixedregulator-mmcwl             regulator-fixed         vmmcwl_fixed            # w@        ; w@        ;                   (        3         clock            fixed-clock         ^            n6         3         memory@0            ;memory          /                    reserved-memory                                      ipu2_cma@95800000            shared-dma-pool         /                     3         okay            3         dsp1_cma@99000000            shared-dma-pool         /                       3         okay            3         ipu1_cma@9d000000            shared-dma-pool         /                       3         okay            3            fixedregulator-evm_1v8           regulator-fixed         evm_1v8         # w@        ; w@                   {                 3            	#address-cells #size-cells compatible interrupt-parent model stdout-path i2c0 i2c1 i2c2 i2c3 i2c4 serial0 serial1 serial2 serial3 serial4 serial5 serial6 serial7 serial8 serial9 ethernet0 ethernet1 d_can0 d_can1 spi0 rproc0 rproc1 rproc2 display0 status interrupts interrupt-controller #interrupt-cells reg phandle device_type operating-points-v2 clocks clock-names clock-latency #cooling-cells vbb-supply vdd-supply syscon opp-hz opp-microvolt opp-supported-hw opp-suspend ti,hwmods ranges dma-ranges interrupts-extended reg-names regulator-name regulator-min-microvolt regulator-max-microvolt #phy-cells #clock-cells ti,bit-shift #pinctrl-cells pinctrl-single,register-width pinctrl-single,function-mask pinctrl-single,pins #syscon-cells #dma-cells dma-requests ti,dma-safe-map dma-masters clock-frequency clock-mult clock-div ti,max-div ti,autoidle-shift ti,index-starts-at-one ti,invert-autoidle-bit ti,index-power-of-two assigned-clocks assigned-clock-rates assigned-clock-parents ti,dividers ti,sysc-mask ti,sysc-midle ti,sysc-sidle ti,syss-mask dma-channels syscon-phy-power phy-supply syscon-pcs syscon-pllreset #mbox-cells ti,mbox-num-users ti,mbox-num-fifos #hwlock-cells #reset-cells gpio-controller #gpio-cells ti,no-reset-on-init ti,no-idle ti,timer-alwon ti,timer-secure syscon-raminit pinctrl-names pinctrl-0 pinctrl-1 pinctrl-2 dmas dma-names lines-initial-states #sound-dai-cells adc-settle-ms ai3x-micbias-vg AVDD-supply IOVDD-supply DRVDD-supply DVDD-supply ti,system-power-controller smps1-in-supply smps2-in-supply smps3-in-supply smps4-in-supply smps5-in-supply ldo1-in-supply ldo2-in-supply ldo3-in-supply ldo4-in-supply ldo5-in-supply regulator-always-on regulator-boot-on regulator-allow-bypass wakeup-source ti,palmas-long-press-seconds gpio-hog gpios output-low line-name remote-endpoint clock-lanes data-lanes ti,spi-num-cs pbias-supply max-frequency mmc-ddr-1_8v mmc-ddr-3_3v vmmc-supply bus-width cd-gpios vqmmc-supply pinctrl-3 pinctrl-4 pinctrl-5 pinctrl-6 sdhci-caps-mask mmc-hs200-1_8v non-removable cap-power-off-card keep-power-in-suspend ti,provided-clocks bws aws #pwm-cells interrupt-names op-mode tdm-slots serial-dir tx-num-evt rx-num-evt mode-gpios label mac-address phys phy-handle phy-mode ti,dual-emac-pvid bus_freq ti,rx-internal-delay ti,tx-internal-delay ti,fifo-depth ti,min-output-impedance ti,dp83867-rxctrl-strap-quirk ti,camerrx-control ti,timer-pwm ti,mbox-tx ti,mbox-rx utmi-mode extcon phy-names maximum-speed dr_mode snps,dis_u3_susphy_quirk snps,dis_u2_susphy_quirk snps,dis_metastability_quirk bus-range num-lanes linux,pci-domain ti,syscon-lane-sel interrupt-map-mask interrupt-map ti,syscon-unaligned-access num-ib-windows num-ob-windows #thermal-sensor-cells pinctrl-pin-array ti,tptcs iommus resets firmware-name mboxes ti,timers ti,watchdog-timers memory-region ti,bootreg reset-names #iommu-cells ti,syscon-mmuconfig ti,iommu-bus-err-back ti,settling-time ti,clock-cycles ti,tranxdone-status-mask ti,ldovbb-override-mask ti,ldovbb-vset-mask ti,abb_info syscon-chipselects spi-max-frequency spi-tx-bus-width spi-rx-bus-width ports-implemented gpmc,num-cs gpmc,num-waitpins rb-gpios ti,nand-xfer-type ti,nand-ecc-opt ti,elm-id nand-bus-width gpmc,device-width gpmc,sync-clk-ps gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-on-ns gpmc,we-off-ns gpmc,oe-on-ns gpmc,oe-off-ns gpmc,access-ns gpmc,wr-access-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,bus-turnaround-ns gpmc,cycle2cycle-delay-ns gpmc,clk-activation-ns gpmc,wr-data-mux-bus-ns ti,max-irqs ti,max-crossbar-sources ti,reg-size ti,irqs-reserved ti,irqs-skip ti,irqs-safe-map syscon-pll-ctrl vdda_video-supply syscon-pol vdda-supply ti,efuse-settings ti,absolute-max-voltage-uv polling-delay-passive polling-delay thermal-sensors coefficients temperature hysteresis trip cooling-device vin-supply enable-active-high gpio id-gpio simple-audio-card,name simple-audio-card,widgets simple-audio-card,routing simple-audio-card,format simple-audio-card,bitclock-master simple-audio-card,frame-master simple-audio-card,bitclock-inversion sound-dai system-clock-frequency reusable 