 8a   8 0   (             0X                             &    amazon,omap4-kc1 ti,omap4430 ti,omap4                                    +         &   7Amazon Kindle Fire (first generation)      chosen        aliases       ?   =/ocp/interconnect@48000000/segment@0/target-module@70000/i2c@0        ?   B/ocp/interconnect@48000000/segment@0/target-module@72000/i2c@0        ?   G/ocp/interconnect@48000000/segment@0/target-module@60000/i2c@0        E   L/ocp/interconnect@48000000/segment@200000/target-module@150000/i2c@0          ?   Q/ocp/interconnect@48000000/segment@0/target-module@9c000/mmc@0        ?   V/ocp/interconnect@48000000/segment@0/target-module@b4000/mmc@0        ?   [/ocp/interconnect@48000000/segment@0/target-module@ad000/mmc@0        ?   `/ocp/interconnect@48000000/segment@0/target-module@d1000/mmc@0        ?   e/ocp/interconnect@48000000/segment@0/target-module@d5000/mmc@0        B   j/ocp/interconnect@48000000/segment@0/target-module@6a000/serial@0         B   r/ocp/interconnect@48000000/segment@0/target-module@6c000/serial@0         B   z/ocp/interconnect@48000000/segment@0/target-module@20000/serial@0         B   /ocp/interconnect@48000000/segment@0/target-module@6e000/serial@0         	   /ocp/dsp             /ocp/ipu@55020000         cpus                         +       cpu@0             arm,cortex-a9            cpu                                               cpu                        	' O 5   a                               cpu@1             arm,cortex-a9            cpu                                  pmu           arm,cortex-a9-pmu           debugss       interrupt-controller@48241000             arm,cortex-a9-gic                    !            H$    H$                                  cache-controller@48242000             arm,pl310-cache          H$              2        @                     local-timer@48240600              arm,cortex-a9-twd-timer                      H$             L                          interrupt-controller@48281000             ti,omap4-wugen-mpu                   !            H(                                  soc           ti,omap-infra      mpu           ti,omap4-mpu            mpu         W         iva       	    ti,ivahd            iva          ocp           ti,omap4-l3-noc simple-bus                       +            \        l3_main_1 l3_main_2 l3_main_3            D      D      E              L       	          
      interconnect@4a300000             ti,omap4-l4-wkup simple-bus          J0     J0    J0          
  cap la ia0                        +         $  \    J0        J1        J2        segment@0             simple-bus                       +           \                               `   `                                  @   @      P   P                         target-module@4000            ti,sysc-omap2 ti,sysc              @      @         	  crev sysc            m                      0             fck                      +           \      @       counter@0             ti,omap-counter32k                            target-module@6000            ti,sysc-omap4 ti,sysc              `            crev                      +           \      `        prm@0             ti,omap4-prm simple-bus                          L                               +           \               clocks                       +       sys_clkin_ck@110            {              ti,mux-clock                   	   
                                                  abe_dpll_bypass_clk_mux_ck@108          {              ti,mux-clock                                                     3      abe_dpll_refclk_mux_ck@10c          {              ti,mux-clock                                          2      dbgclk_mux_ck           {              fixed-factor-clock                                          l4_wkup_clk_mux_ck@108          {              ti,mux-clock                                    syc_clk_div_ck@100          {              ti,divider-clock                                                   x      usim_ck@1858            {              ti,divider-clock                                      X                                usim_fclk@1858          {              ti,gate-clock                                     X      trace_clk_div_ck            {              ti,clkdm-gate-clock                                      bandgap_fclk@1888           {              ti,gate-clock                                              clockdomains       emu_sys_clkdm             ti,clockdomain                       l4_wkup_cm@1800           ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                  \        {                        emu_sys_cm@1a00           ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                          {                        prm@400       #    ti,omap4-prm-inst ti,omap-prm-inst                                        ]      prm@500       #    ti,omap4-prm-inst ti,omap-prm-inst                                         w      prm@700       #    ti,omap4-prm-inst ti,omap-prm-inst                                        z      prm@f00       #    ti,omap4-prm-inst ti,omap-prm-inst                                  prm@1b00          #    ti,omap4-prm-inst ti,omap-prm-inst                 @                       target-module@a000            ti,sysc-omap4 ti,sysc                          crev                      +           \             scrm@0            ti,omap4-scrm                       clocks                       +       auxclk0_src_gate_ck@310         {               ti,composite-no-wait-gate-clock                                                     auxclk0_src_mux_ck@310          {              ti,composite-mux-clock                                                            auxclk0_src_ck          {              ti,composite-clock                                   auxclk0_ck@310          {              ti,divider-clock                                                             *      auxclk1_src_gate_ck@314         {               ti,composite-no-wait-gate-clock                                                     auxclk1_src_mux_ck@314          {              ti,composite-mux-clock                                                            auxclk1_src_ck          {              ti,composite-clock                                   auxclk1_ck@314          {              ti,divider-clock                                                             +      auxclk2_src_gate_ck@318         {               ti,composite-no-wait-gate-clock                                                     auxclk2_src_mux_ck@318          {              ti,composite-mux-clock                                                            auxclk2_src_ck          {              ti,composite-clock                                    auxclk2_ck@318          {              ti,divider-clock                                                              ,      auxclk3_src_gate_ck@31c         {               ti,composite-no-wait-gate-clock                                               !      auxclk3_src_mux_ck@31c          {              ti,composite-mux-clock                                                      "      auxclk3_src_ck          {              ti,composite-clock              !   "            #      auxclk3_ck@31c          {              ti,divider-clock                #                                             -      auxclk4_src_gate_ck@320         {               ti,composite-no-wait-gate-clock                                                $      auxclk4_src_mux_ck@320          {              ti,composite-mux-clock                                                       %      auxclk4_src_ck          {              ti,composite-clock              $   %            &      auxclk4_ck@320          {              ti,divider-clock                &                                              .      auxclk5_src_gate_ck@324         {               ti,composite-no-wait-gate-clock                                   $            '      auxclk5_src_mux_ck@324          {              ti,composite-mux-clock                                          $            (      auxclk5_src_ck          {              ti,composite-clock              '   (            )      auxclk5_ck@324          {              ti,divider-clock                )                                 $            /      auxclkreq0_ck@210           {              ti,mux-clock                *   +   ,   -   .   /                            auxclkreq1_ck@214           {              ti,mux-clock                *   +   ,   -   .   /                            auxclkreq2_ck@218           {              ti,mux-clock                *   +   ,   -   .   /                            auxclkreq3_ck@21c           {              ti,mux-clock                *   +   ,   -   .   /                            auxclkreq4_ck@220           {              ti,mux-clock                *   +   ,   -   .   /                             auxclkreq5_ck@224           {              ti,mux-clock                *   +   ,   -   .   /                      $         clockdomains                target-module@c000            ti,sysc-omap4 ti,sysc           ctrl_module_wkup                              	  crev sysc            m                                  +           \             scm@c000              ti,omap4-scm-wkup                              segment@10000             simple-bus                       +         x  \                    @  @      P  P                                                       target-module@0           ti,sysc-omap2 ti,sysc                                      crev sysc syss                      m                                                          
   fck dbclk                        +           \              gpio@0            ti,omap4-gpio                           L                            %        5                    !            target-module@4000            ti,sysc-omap2 ti,sysc              @      @     @           crev sysc syss              "        m                                                    fck                      +           \      @       wdt@0             ti,omap4-wdt ti,omap3-wdt                           L       P            target-module@8000            ti,sysc-omap2-timer ti,sysc                                  crev sysc syss             '        m                                                  fck                      +           \                   A         U   timer@0           ti,omap3430-timer                                                  fck timer_sys_ck            L       %            `        o                              target-module@c000            ti,sysc-omap2 ti,sysc                                    crev sysc syss             '        m                                    X             fck                      +           \             keypad@0              ti,omap4-keypad                         L       x           cmpu          target-module@e000            ti,sysc-omap4 ti,sysc           ctrl_module_pad_wkup                              	  crev sysc            m                                  +           \             pinmux@40              ti,omap4-padconf pinctrl-single             @   8                     +                       !                                    pinmux_twl6030_wkup_pins                              n               segment@20000             simple-bus                       +           \  `  `                                          0  0      @  @      P  P      p  p                       target-module@0           ti,sysc       	  disabled                         +           \                 target-module@2000            ti,sysc       	  disabled                         +           \                 target-module@4000            ti,sysc       	  disabled                         +           \      @          target-module@6000            ti,sysc       	  disabled                         +         0  \      `         p                0                   interconnect@4a000000             ti,omap4-l4-cfg simple-bus           J      J     J           
  cap la ia0                        +         T  \    J         J        J        J         J       (  J(      0  J0        segment@0             simple-bus                       +           \                                          0   0      @   @      P   P     `  `     p  p                 @           0  0                        `  `     p  p                      @  @     P  P       target-module@2000            ti,sysc-omap4 ti,sysc           ctrl_module_core                                	  crev sysc            m                                  +           \              scm@0             ti,omap4-scm-core simple-bus                                         +           \              scm_conf@0            syscon                                       +               {      control-phy@300           ti,control-phy-usb2                        cpower               a      control-phy@33c           ti,control-phy-otghs               <           cotghs_control               _            target-module@4000            ti,sysc-omap4 ti,sysc              @            crev                      +           \      @       cm1@0             ti,omap4-cm1 simple-bus                                       +           \               clocks                       +       extalt_clkin_ck         {              fixed-clock         D      pad_clks_src_ck         {              fixed-clock                       0      pad_clks_ck@108         {              ti,gate-clock               0                            pad_slimbus_core_clks_ck            {              fixed-clock                 secure_32k_clk_src_ck           {              fixed-clock                  slimbus_src_clk         {              fixed-clock                       1      slimbus_clk@108         {              ti,gate-clock               1           
                 sys_32k_ck          {              fixed-clock                              virt_12000000_ck            {              fixed-clock                             virt_13000000_ck            {              fixed-clock          ]@            	      virt_16800000_ck            {              fixed-clock          Y             
      virt_19200000_ck            {              fixed-clock         $                   virt_26000000_ck            {              fixed-clock                           virt_27000000_ck            {              fixed-clock                           virt_38400000_ck            {              fixed-clock         I                   tie_low_clock_ck            {              fixed-clock                   utmi_phy_clkout_ck          {              fixed-clock                xclk60mhsp1_ck          {              fixed-clock                      Z      xclk60mhsp2_ck          {              fixed-clock                      [      xclk60motg_ck           {              fixed-clock                dpll_abe_ck@1e0         {              ti,omap4-dpll-m4xen-clock               2   3                             4      dpll_abe_x2_ck@1f0          {              ti,omap4-dpll-x2-clock              4                       5      dpll_abe_m2x2_ck@1f0            {              ti,divider-clock                5                                                               6      abe_24m_fclk            {              fixed-factor-clock              6                            abe_clk@108         {              ti,divider-clock                6                               4      dpll_abe_m3x2_ck@1f4            {              ti,divider-clock                5                                                               7      core_hsd_byp_clk_mux_ck@12c         {              ti,mux-clock                   7                      ,            8      dpll_core_ck@120            {              ti,omap4-dpll-core-clock                   8              $  ,  (            9      dpll_core_x2_ck         {              ti,omap4-dpll-x2-clock              9            :      dpll_core_m6x2_ck@140           {              ti,divider-clock                :                                 @                        dpll_core_m2_ck@130         {              ti,divider-clock                9                                 0                              ;      ddrphy_ck           {              fixed-factor-clock              ;                            dpll_core_m5x2_ck@13c           {              ti,divider-clock                :                                 <                              <      div_core_ck@100         {              ti,divider-clock                <                                   G      div_iva_hs_clk@1dc          {              ti,divider-clock                <                               4            @      div_mpu_hs_clk@19c          {              ti,divider-clock                <                               4            F      dpll_core_m4x2_ck@138           {              ti,divider-clock                :                                 8                              =      dll_clk_div_ck          {              fixed-factor-clock              =                            dpll_abe_m2_ck@1f0          {              ti,divider-clock                4                                           J      dpll_core_m3x2_gate_ck@134          {               ti,composite-no-wait-gate-clock             :                      4            >      dpll_core_m3x2_div_ck@134           {              ti,composite-divider-clock              :                      4                     ?      dpll_core_m3x2_ck           {              ti,composite-clock              >   ?                  dpll_core_m7x2_ck@144           {              ti,divider-clock                :                                 D                        iva_hsd_byp_clk_mux_ck@1ac          {              ti,mux-clock                   @                                  A      dpll_iva_ck@1a0         {              ti,omap4-dpll-clock                A                         o   B        J7             B      dpll_iva_x2_ck          {              ti,omap4-dpll-x2-clock              B            C      dpll_iva_m4x2_ck@1b8            {              ti,divider-clock                C                                                           o   D        J~             D      dpll_iva_m5x2_ck@1bc            {              ti,divider-clock                C                                                           o   E        J]             E      dpll_mpu_ck@160         {              ti,omap4-dpll-clock                F           `  d  l  h                  dpll_mpu_m2_ck@170          {              ti,divider-clock                                                 p                        per_hs_clk_div_ck           {              fixed-factor-clock              7                                  K      usb_hs_clk_div_ck           {              fixed-factor-clock              7                                  Q      l3_div_ck@100           {              ti,divider-clock                G                                              H      l4_div_ck@100           {              ti,divider-clock                H                                        lp_clk_div_ck           {              fixed-factor-clock              6                                        mpu_periphclk           {              fixed-factor-clock                                                      ocp_abe_iclk@528            {              ti,divider-clock                I                            (                    per_abe_24m_fclk            {              fixed-factor-clock              J                            dummy_ck            {              fixed-clock                      clockdomains          mpuss_cm@300              ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                          {            tesla_cm@400              ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                          {               \         abe_cm@500            ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                  l        {               I               target-module@8000            ti,sysc-omap4 ti,sysc                          crev                      +           \              cm2@0             ti,omap4-cm2 simple-bus                                       +           \               clocks                       +       per_hsd_byp_clk_mux_ck@14c          {              ti,mux-clock                   K                      L            L      dpll_per_ck@140         {              ti,omap4-dpll-clock                L           @  D  L  H            M      dpll_per_m2_ck@150          {              ti,divider-clock                M                      P                     U      dpll_per_x2_ck@150          {              ti,omap4-dpll-x2-clock              M           P            N      dpll_per_m2x2_ck@150            {              ti,divider-clock                N                                 P                              T      dpll_per_m3x2_gate_ck@154           {               ti,composite-no-wait-gate-clock             N                      T            O      dpll_per_m3x2_div_ck@154            {              ti,composite-divider-clock              N                      T                     P      dpll_per_m3x2_ck            {              ti,composite-clock              O   P                  dpll_per_m4x2_ck@158            {              ti,divider-clock                N                                 X                                    dpll_per_m5x2_ck@15c            {              ti,divider-clock                N                                 \                        dpll_per_m6x2_ck@160            {              ti,divider-clock                N                                 `                              S      dpll_per_m7x2_ck@164            {              ti,divider-clock                N                                 d                                    dpll_usb_ck@180         {              ti,omap4-dpll-j-type-clock                 Q                             R      dpll_usb_clkdcoldo_ck@1b4           {              ti,fixed-factor-clock               R        _                                 l                  dpll_usb_m2_ck@190          {              ti,divider-clock                R                                                               V      ducati_clk_mux_ck@100           {              ti,mux-clock                G   S                  func_12m_fclk           {              fixed-factor-clock              T                            func_24m_clk            {              fixed-factor-clock              U                            func_24mc_fclk          {              fixed-factor-clock              T                            func_48m_fclk@108           {              ti,divider-clock                T                               func_48mc_fclk          {              fixed-factor-clock              T                            func_64m_fclk@108           {              ti,divider-clock                                               func_96m_fclk@108           {              ti,divider-clock                T                               init_60m_fclk@104           {              ti,divider-clock                V                                     Y      per_abe_nc_fclk@108         {              ti,divider-clock                J                            usb_phy_cm_clk32k@640           {              ti,gate-clock                                     @            b         clockdomains       l3_init_clkdm             ti,clockdomain              R         l4_ao_cm@600              ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                          {               d         l3_1_cm@700           ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                          {            l3_2_cm@800           ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                          {            ducati_cm@900             ti,omap4-cm            	                         +           \      	       clk@20            ti,clkctrl                          {               y         l3_dma_cm@a00             ti,omap4-cm            
                         +           \      
       clk@20            ti,clkctrl                          {               W         l3_emif_cm@b00            ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                          {            d2d_cm@c00            ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                          {               c         l4_cfg_cm@d00             ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                          {               e         l3_instr_cm@e00           ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                  $        {            ivahd_cm@f00              ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                          {            iss_cm@1000           ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                          {               g         l3_dss_cm@1100            ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                          {                        l3_gfx_cm@1200            ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                          {                        l3_init_cm@1300           ti,omap4-cm                                     +           \             clk@20            ti,clkctrl                          {               X         l4_per_cm@1400            ti,omap4-cm                                     +           \             clock@20              ti,clkctrl-l4-per ti,clkctrl                   D        {               h      clock@1a0              ti,clkctrl-l4-secure ti,clkctrl               <        {               q               target-module@56000           ti,sysc-omap2 ti,sysc             `     `,    `(           crev sysc syss             #        z                  m                                 W                 fck                      +           \     `       dma-controller@0              ti,omap4430-sdma ti,omap-sdma                         0  L                                                                                      r         target-module@58000           ti,sysc-omap2 ti,sysc                                 crev sysc syss              #        z                     m                                    X                fck                      +           \        P    hsi@0             ti,omap4-hsi                   @   P            csys gdd             X                hsi_fck         L       G           gdd_mpu                      +           \          @    hsi-port@2000             ti,omap4-hsi-port                     (            ctx rx           L       C         hsi-port@3000             ti,omap4-hsi-port              0      8            ctx rx           L       D               target-module@5e000           ti,sysc       	  disabled                         +           \                target-module@62000           ti,sysc-omap2 ti,sysc                                    crev sysc syss                     m                      X   H             fck                      +           \             usbhstll@0            ti,usbhs-tll                            L       N            target-module@64000           ti,sysc-omap4 ti,sysc             @     @    @           crev sysc syss                      z                     m                         X   8             fck                      +           \     @       usbhshost@0           ti,usbhs-host                                        +           \                       Y   Z   [      3   refclk_60m_int refclk_60m_ext_p1 refclk_60m_ext_p2     ohci@800              ti,ohci-omap3                          L       L                  ehci@c00              ti,ehci-omap                           L       M               target-module@66000           ti,sysc-omap2 ti,sysc             `     `    `           crev sysc syss                     m                      \                 fck            ]           rstctrl                      +           \     `       mmu@0             ti,omap4-iommu                          L                                  |            segment@80000             simple-bus                       +          \                                                           @  @     P  P     `  `     p  p     `  `     p  p                     
       
       
       
       
       
       target-module@29000           ti,sysc       	  disabled                         +           \               target-module@2b000           ti,sysc-omap2 ti,sysc                                 crev sysc syss                      z                  m                                    X   @             fck                      +           \            usb_otg_hs@0              ti,omap4-musb                          L       \          ]           mc dma             ^           ^      	  usb2-phy                                             (   _        4default         B   `        L           [           `   2         target-module@2d000           ti,sysc-omap2 ti,sysc                                 crev sysc syss                      m                                 X                fck                      +           \            ocp2scp@0             ti,omap-ocp2scp                                      +           \              usb2phy@80            ti,omap-usb2                   X        (   a            b         wkupclk         f                ^            target-module@36000           ti,sysc-omap2 ti,sysc             `     `    `           crev sysc syss                      m                                    c                 fck                      +           \     `          target-module@4d000           ti,sysc-omap2 ti,sysc                                 crev sysc syss                      m                                    c                 fck                      +           \               target-module@59000           ti,sysc-omap4-sr ti,sysc              8           csysc                       m                         d                fck                      +           \            smartreflex@0             ti,omap4-smartreflex-mpu                            L                   target-module@5b000           ti,sysc-omap4-sr ti,sysc              8           csysc                       m                         d                fck                      +           \            smartreflex@0             ti,omap4-smartreflex-iva                            L       f            target-module@5d000           ti,sysc-omap4-sr ti,sysc              8           csysc                       m                         d                fck                      +           \            smartreflex@0             ti,omap4-smartreflex-core                           L                   target-module@60000           ti,sysc       	  disabled                         +           \                target-module@74000           ti,sysc-omap4 ti,sysc             @     @         	  crev sysc                       m                      e                fck                      +           \     @       mailbox@0             ti,omap4-mailbox                            L                  q           }                          }   mbox-ipu                                                             mbox-dsp                                                      ~            target-module@76000           ti,sysc-omap2 ti,sysc             `     `    `           crev sysc syss                     m                                 e                fck                      +           \     `       spinlock@0            ti,omap4-hwspinlock                                        segment@100000            simple-bus                       +         `  \                              0  0                                       target-module@0           ti,sysc-omap4 ti,sysc           ctrl_module_pad_core                                	  crev sysc            m                                  +           \              pinmux@40              ti,omap4-padconf pinctrl-single             @                       +                       !                                         4default             j   pinmux_uart3_pins                                  i      pinmux_i2c1_pins                                  l      pinmux_i2c2_pins                                  p      pinmux_i2c3_pins                                  k      pinmux_i2c4_pins                                  v      pinmux_mmc2_pins          P                               
               B     D              t      pinmux_usb_otg_hs_pins            T     V     X               `      pinmux_twl6030_pins           ^  A            m         omap4_padconf_global@5a0              syscon simple-bus                p                     +           \        p            f   pbias_regulator@60            ti,pbias-omap4 ti,pbias-omap                `              f   pbias_mmc_omap4         pbias_mmc_omap4          w@         -            s               target-module@2000            ti,sysc       	  disabled                         +           \                 target-module@8000            ti,sysc       	  disabled                         +           \                target-module@a000            ti,sysc-omap4 ti,sysc                             	  crev sysc                       z                  m                                 g                fck                      +           \                   segment@180000            simple-bus                       +         segment@200000            simple-bus                       +        h  \   !       !                        @   @      P   P      `   `      p   p        !      0  !0                          !        !     `  !`     p  !p     @  !@     P  !P       !       !        "        "     `  "`     p  "p       "       "       "       "       !       !       target-module@4000            ti,sysc       	  disabled                         +           \      @          target-module@6000            ti,sysc       	  disabled                         +           \      `          target-module@a000            ti,sysc       	  disabled                         +           \                target-module@c000            ti,sysc       	  disabled                         +           \                target-module@10000           ti,sysc       	  disabled                         +           \                target-module@12000           ti,sysc       	  disabled                         +           \                target-module@14000           ti,sysc       	  disabled                         +           \     @          target-module@16000           ti,sysc       	  disabled                         +           \     `          target-module@18000           ti,sysc       	  disabled                         +           \               target-module@1c000           ti,sysc       	  disabled                         +           \               target-module@1e000           ti,sysc       	  disabled                         +           \               target-module@20000           ti,sysc       	  disabled                         +           \                target-module@26000           ti,sysc       	  disabled                         +           \     `          target-module@28000           ti,sysc       	  disabled                         +           \               target-module@2a000           ti,sysc       	  disabled                         +           \                  segment@280000            simple-bus                       +         segment@300000            simple-bus                       +           \     0         4         2    @  @  2@      `  2`     p  2p       2       2        3        2        2   @    target-module@0           ti,sysc       	  disabled                         +         x  \                   @  @  @      `  `     p  p                                @                      interconnect@48000000             ti,omap4-l4-per simple-bus        0   H      H     H     H     H     H             cap la ia0 ia1 ia2 ia3                        +           \    H           H          segment@0             simple-bus                       +          \                                                       0  0     @  @     P  P     `  `     p  p                                     P  P     `  `     p  p                                                                                                                                  0  0            	`  	`     	p  	p     `  `     p  p                   `  `     p  p                                   	  	     	  	     	  	     	  	     	  	     	  	     	  	     	  	     	   	       	   	      
@  
@     
`  
`     
  
   @  
  
     
  
     
  
              0  0     @  @     P  P                                                 P  P     `  `     
   
      
0  
0                                
P  
P       target-module@20000           ti,sysc-omap2 ti,sysc              P     T     X           crev sysc syss                      m                                    h  0             fck                      +           \             serial@0              ti,omap4-uart                           L       J           l         4default         B   i                  J      j           target-module@32000           ti,sysc-omap2-timer ti,sysc                                  crev sysc syss             '        m                                 h                fck                      +           \             timer@0           ti,omap3430-timer                               h                  fck timer_sys_ck            L       &            target-module@34000           ti,sysc-omap4-timer ti,sysc           @     @         	  crev sysc                       m                         h                 fck                      +           \     @       timer@0           ti,omap4430-timer                               h                   fck timer_sys_ck            L       '            target-module@36000           ti,sysc-omap4-timer ti,sysc           `     `         	  crev sysc                       m                         h   (             fck                      +           \     `       timer@0           ti,omap4430-timer                               h   (               fck timer_sys_ck            L       (            target-module@3e000           ti,sysc-omap4-timer ti,sysc                         	  crev sysc                       m                         h   0             fck                      +           \            timer@0           ti,omap4430-timer                               h   0               fck timer_sys_ck            L       -            0         target-module@40000           ti,sysc       	  disabled                         +           \                target-module@55000           ti,sysc-omap2 ti,sysc             P     P    Q           crev sysc syss                      m                                    h   @       h   @         
   fck dbclk                        +           \     P       gpio@0            ti,omap4-gpio                           L                   %        5                    !            target-module@57000           ti,sysc-omap2 ti,sysc             p     p    q           crev sysc syss                      m                                    h   H       h   H         
   fck dbclk                        +           \     p       gpio@0            ti,omap4-gpio                           L                   %        5                    !                        target-module@59000           ti,sysc-omap2 ti,sysc                                 crev sysc syss                      m                                    h   P       h   P         
   fck dbclk                        +           \            gpio@0            ti,omap4-gpio                           L                    %        5                    !            target-module@5b000           ti,sysc-omap2 ti,sysc                                 crev sysc syss                      m                                    h   X       h   X         
   fck dbclk                        +           \            gpio@0            ti,omap4-gpio                           L       !            %        5                    !            target-module@5d000           ti,sysc-omap2 ti,sysc                                 crev sysc syss                      m                                    h   `       h   `         
   fck dbclk                        +           \            gpio@0            ti,omap4-gpio                           L       "            %        5                    !            target-module@60000           ti,sysc-omap2 ti,sysc                                    crev sysc syss                     m                                    h                fck                      +           \             i2c@0             ti,omap4-i2c                            L       =                        +            4default         B   k                  target-module@6a000           ti,sysc-omap2 ti,sysc             P    T    X           crev sysc syss                      m                                    h                fck                      +           \            serial@0              ti,omap4-uart                           L       H           l          target-module@6c000           ti,sysc-omap2 ti,sysc             P    T    X           crev sysc syss                      m                                    h  (             fck                      +           \            serial@0              ti,omap4-uart                           L       I           l          target-module@6e000           ti,sysc-omap2 ti,sysc             P    T    X           crev sysc syss                      m                                    h  8             fck                      +           \            serial@0              ti,omap4-uart                           L       F           l          target-module@70000           ti,sysc-omap2 ti,sysc                                    crev sysc syss                     m                                    h                fck                      +           \             i2c@0             ti,omap4-i2c                            L       8                        +            4default         B   l            twl@48              H        L                    ti,twl6030                   !           4default         B   m   n   power             ti,twl6030-power             =      rtc           ti,twl4030-rtc          L         regulator-vaux1           ti,twl6030-vaux1             B@         -            u      regulator-vaux2           ti,twl6030-vaux2             O         *      regulator-vaux3           ti,twl6030-vaux3             B@         -      regulator-vmmc            ti,twl6030-vmmc          O         -      regulator-vpp             ti,twl6030-vpp           w@         &%      regulator-vusim           ti,twl6030-vusim             O         ,@       regulator-vdac            ti,twl6030-vdac       regulator-vana            ti,twl6030-vana       regulator-vcxio           ti,twl6030-vcxio             X      regulator-vusb            ti,twl6030-vusb             o      regulator-v1v8            ti,twl6030-v1v8          X      regulator-v2v1            ti,twl6030-v2v1          X      usb-comparator            ti,twl6030-usb          L      
        l   o      pwm           ti,twl6030-pwm          w                     pwmled            ti,twl6030-pwmled           w         gpadc             ti,twl6030-gpadc            L                             target-module@72000           ti,sysc-omap2 ti,sysc                                    crev sysc syss                     m                                    h                fck                      +           \             i2c@0             ti,omap4-i2c                            L       9                        +            4default         B   p                  target-module@76000           ti,sysc-omap4 ti,sysc             `     `         	  crev sysc                       m                         h               fck                      +           \     `          target-module@78000           ti,sysc-omap2 ti,sysc                                 crev sysc syss                     m                                 h   8             fck                      +           \            elm@0             ti,am3352-elm                            L                	  disabled             target-module@86000           ti,sysc-omap2-timer ti,sysc           `     `    `           crev sysc syss             '        m                                 h                fck                      +           \     `       timer@0           ti,omap3430-timer                               h                  fck timer_sys_ck            L       .            0         target-module@88000           ti,sysc-omap4-timer ti,sysc                         	  crev sysc                       m                         h                fck                      +           \            timer@0           ti,omap4430-timer                               h                  fck timer_sys_ck            L       /            0         target-module@90000           ti,sysc-omap2 ti,sysc             	    	         	  crev sysc                       m                   q                 fck                      +           \     	         rng@0             ti,omap4-rng                             L       4            target-module@96000           ti,sysc-omap2 ti,sysc             	`           csysc                      m                      h                fck                      +           \     	`       mcbsp@0           ti,omap4-mcbsp                          cmpu         L                  common                        r      r            tx rx         	  disabled             target-module@98000           ti,sysc-omap4 ti,sysc             	     	         	  crev sysc                       m                         h                fck                      +           \     	       spi@0             ti,omap4-mcspi                          L       A                        +                     @     r   #   r   $   r   %   r   &   r   '   r   (   r   )   r   *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3          target-module@9a000           ti,sysc-omap4 ti,sysc             	     	         	  crev sysc                       m                         h                fck                      +           \     	       spi@0             ti,omap4-mcspi                          L       B                        +                           r   +   r   ,   r   -   r   .        tx0 rx0 tx1 rx1          target-module@9c000           ti,sysc-omap4 ti,sysc             	     	         	  crev sysc                       z                     m                         X                fck                      +           \     	       mmc@0             ti,omap4-hsmmc                          L       S                                r   =   r   >        tx rx              s      	  disabled             target-module@9e000           ti,sysc       	  disabled                         +           \     	          target-module@a2000           ti,sysc       	  disabled                         +           \     
           target-module@a4000           ti,sysc       	  disabled                         +           \     
@        
P          target-module@a5000           ti,sysc-omap2 ti,sysc             
P0    
P4    
P8           crev sysc syss                      m                                    q                fck                      +           \     
P       des@0             ti,omap4-des                            L       R              r   u   r   t        tx rx            target-module@a8000           ti,sysc       	  disabled                         +           \     
   @       target-module@ad000           ti,sysc-omap4 ti,sysc             
     
         	  crev sysc                       z                     m                         h                fck                      +           \     
       mmc@0             ti,omap4-hsmmc                          L       ^                       r   M   r   N        tx rx         	  disabled             target-module@b0000           ti,sysc       	  disabled                         +           \                target-module@b2000           ti,sysc-omap2 ti,sysc                                    crev sysc syss                                  A            h   h             fck                      +           \             1w@0              ti,omap3-1w                         L       :            target-module@b4000           ti,sysc-omap4 ti,sysc             @     @         	  crev sysc                       z                     m                         X                fck                      +           \     @       mmc@0             ti,omap4-hsmmc                          L       V                       r   /   r   0        tx rx           4default         B   t           u                             target-module@b8000           ti,sysc-omap4 ti,sysc                           	  crev sysc                       m                         h                fck                      +           \            spi@0             ti,omap4-mcspi                          L       [                        +                          r      r           tx0 rx0          target-module@ba000           ti,sysc-omap4 ti,sysc                           	  crev sysc                       m                         h                fck                      +           \            spi@0             ti,omap4-mcspi                          L       0                        +                          r   F   r   G        tx0 rx0          target-module@d1000           ti,sysc-omap4 ti,sysc                           	  crev sysc                       z                     m                         h               fck                      +           \            mmc@0             ti,omap4-hsmmc                          L       `                       r   9   r   :        tx rx         	  disabled             target-module@d5000           ti,sysc-omap4 ti,sysc             P     P         	  crev sysc                       z                     m                         h  @             fck                      +           \     P       mmc@0             ti,omap4-hsmmc                          L       ;                       r   ;   r   <        tx rx               segment@200000            simple-bus                       +           \    5        5       target-module@150000              ti,sysc-omap2 ti,sysc                                    crev sysc syss                     m                                    h                fck                      +           \             i2c@0             ti,omap4-i2c                            L       >                        +            4default         B   v                        interconnect@40100000             ti,omap4-l4-abe simple-pm-bus            @     @            cla ap              w                     +           \    @     I   I         segment@0             simple-pm-bus                        +        0  \                              0  0     @  @     P  P     `  `     p  p                                                                        0  0                                                                               
   
      
   
                                       I   I      I  I     I  I     I0 I0    I@ I@    IP IP    I` I`    Ip Ip    I I    I I    I I    I I    I I    I I    I  I     I I    I  I     I0 I0    I I    I I    I I    I I    I I    I I    I I    I I    I  I     I  I     I
  I
     I
  I
     I  I     I  I     I I    I  I        target-module@22000           ti,sysc-omap2 ti,sysc                         csysc                      m                      I   (             fck                      +           \          I  I        mcbsp@0           ti,omap4-mcbsp                  I             cmpu dma         L                  common                        r   !   r   "        tx rx         	  disabled             target-module@24000           ti,sysc-omap2 ti,sysc             @           csysc                      m                      I   0             fck                      +           \     @    I@ I@       mcbsp@0           ti,omap4-mcbsp                  I@            cmpu dma         L                  common                        r      r           tx rx         	  disabled             target-module@26000           ti,sysc-omap2 ti,sysc             `           csysc                      m                      I   8             fck                      +           \     `    I` I`       mcbsp@0           ti,omap4-mcbsp                  I`            cmpu dma         L                  common                        r      r           tx rx         	  disabled             target-module@28000           ti,sysc-mcasp ti,sysc                           	  crev sysc            m                         I                 fck                      +           \         I I          target-module@2a000           ti,sysc       	  disabled                         +           \         I I          target-module@2e000           ti,sysc-omap4 ti,sysc                           	  crev sysc                       m                         I                fck                      +           \         I I       dmic@0            ti,omap4-dmic                   I            cmpu dma         L       r              r   C        up_link       	  disabled             target-module@30000           ti,sysc-omap2 ti,sysc                                    crev sysc syss              "        m                                    I   h             fck                      +           \          I  I        wdt@0             ti,omap4-wdt ti,omap3-wdt                           L       P            target-module@32000           ti,sysc-omap4 ti,sysc                             	  crev sysc                       m                         I                fck                      +           \          I  I           	  disabled       mcpdm@0           ti,omap4-mcpdm                  I             cmpu dma         L       p              r   A   r   B        up_link dn_link          target-module@38000           ti,sysc-omap4-timer ti,sysc                         	  crev sysc                       m                         I   H             fck                      +           \         I I       timer@0           ti,omap4430-timer                   I                I   H      x         fck timer_sys_ck            L       )            &         target-module@3a000           ti,sysc-omap4-timer ti,sysc                         	  crev sysc                       m                         I   P             fck                      +           \         I I       timer@0           ti,omap4430-timer                   I                I   P      x         fck timer_sys_ck            L       *            &         target-module@3c000           ti,sysc-omap4-timer ti,sysc                         	  crev sysc                       m                         I   X             fck                      +           \         I I       timer@0           ti,omap4430-timer                   I                I   X      x         fck timer_sys_ck            L       +            &         target-module@3e000           ti,sysc-omap4-timer ti,sysc                         	  crev sysc                       m                         I   `             fck                      +           \         I I       timer@0           ti,omap4430-timer                   I                I   `      x         fck timer_sys_ck            L       ,            0         &         target-module@80000           ti,sysc       	  disabled                         +           \          I  I           target-module@a0000           ti,sysc       	  disabled                         +           \     
     I
  I
           target-module@c0000           ti,sysc       	  disabled                         +           \          I  I           target-module@f1000           ti,sysc-omap4 ti,sysc                           	  crev sysc            z                     m                      I                fck                      +           \         I I                sram@40304000         
    mmio-sram            @0@                      gpmc@50000000             ti,omap4430-gpmc             P                           +           L                     r           rxtx            3           ?           gpmc             Q            H         fck                  !            %        5         target-module@52000000            ti,sysc-omap4 ti,sysc           iss          R      R           	  crev sysc                       z                     m                                    g                 fck                      +           \    R            target-module@55082000            ti,sysc-omap2 ti,sysc            U     U    U            crev sysc syss           m                                y                 fck            z           rstctrl         \    U              +                  mmu@0             ti,omap4-iommu                          L       d                        d                     target-module@4012c000            ti,sysc-omap4 ti,sysc            @    @         	  crev sysc                       m                         I   @             fck                      +           \    @    I I          dmm@4e000000              ti,omap4-dmm             N              L       q           dmm       emif@4c000000             ti,emif-4d           L              L       n           emif1            Q        z                                    emif@4d000000             ti,emif-4d           M              L       o           emif2            Q        z                                    dsp           ti,omap4-dsp               {                 |           ]                \                omap4-dsp-fw.xe64T             }   ~      	  disabled          ipu@55020000              ti,omap4-ipu             U             cl2ram                         z       z               y                omap4-ipu-fw.xem3              }         	  disabled          target-module@4b501000            ti,sysc-omap2 ti,sysc            KP   KP   KP           crev sysc syss                      m                                    q                 fck                      +           \    KP       aes@0             ti,omap4-aes                            L       U              r   o   r   n        tx rx            target-module@4b701000            ti,sysc-omap2 ti,sysc            Kp   Kp   Kp           crev sysc syss                      m                                    q                fck                      +           \    Kp       aes@0             ti,omap4-aes                            L       @              r   r   r   q        tx rx            target-module@4b100000            ti,sysc-omap3-sham ti,sysc           K    K   K           crev sysc syss                      m                                 q   (             fck                      +           \    K        sham@0            ti,omap4-sham                           L       3              r   w        rx           regulator-abb-mpu         
    ti,abb-v2           abb_mpu                       +                                      2                   okay             J0{   J0`           cbase-address int-address          x  #                      O                                                              1                         regulator-abb-iva         
    ti,abb-v2           abb_iva                       +                                      2                 	  disabled             J0{   J0`           cbase-address int-address          target-module@56000000            ti,sysc-omap4 ti,sysc            V     V          	  crev sysc            z                     m                                          fck                      +           \    V              o                     J    	'                  target-module@58000000            ti,sysc-omap2 ti,sysc            X      X           	  crev syss                     0                        	          
                   fck hdmi_clk sys_clk tv_clk                      +           \    X         dss@0             ti,omap4-dss                          	  disabled                                fck                      +           \              target-module@1000            ti,sysc-omap2 ti,sysc                                    crev sysc syss           m                  z                                                            
         fck sys_clk                      +           \             dispc@0           ti,omap4-dispc                          L                                      fck          target-module@2000            ti,sysc-omap2 ti,sysc                                       crev sysc syss           m                                                             
         fck sys_clk                      +           \              encoder@0                         	  disabled                          H         fck ick          target-module@3000            ti,sysc-omap2 ti,sysc              0            crev                    
         sys_clk                      +           \      0       encoder@0             ti,omap4-venc                         	  disabled                                fck          target-module@4000            ti,sysc-omap2 ti,sysc              @      @     @           crev sysc syss           m                                                    +           \      @       encoder@0             ti,omap4-dsi                          @               cproto phy pll           L       5         	  disabled                                 
         fck sys_clk                      +             target-module@5000            ti,sysc-omap2 ti,sysc              P      P     P           crev sysc syss           m                                                    +           \      P       encoder@0             ti,omap4-dsi                          @               cproto phy pll           L       T         	  disabled                                 
         fck sys_clk                      +             target-module@6000            ti,sysc-omap4 ti,sysc              `      `         	  crev sysc            m                                     	                   fck dss_clk                      +           \      `        encoder@0             ti,omap4-hdmi                                              cwp pll phy core         L       e         	  disabled                       	          
         fck sys_clk            r   L      	  audio_tx                   bandgap@4a002260             J "`   J #,             ti,omap4430-bandgap         /                  5                         thermal-zones      cpu_thermal         K           a          o                     N    trips      cpu_alert                               passive                   cpu_crit             H                	   critical             cooling-maps       map0                                         memory@80000000          memory                        pwmleds       	    pwm-leds       green           green                   w5                 orange          orange                 w5                       	compatible interrupt-parent #address-cells #size-cells model i2c0 i2c1 i2c2 i2c3 mmc0 mmc1 mmc2 mmc3 mmc4 serial0 serial1 serial2 serial3 rproc0 rproc1 device_type next-level-cache reg clocks clock-names clock-latency operating-points #cooling-cells phandle ti,hwmods interrupt-controller #interrupt-cells cache-unified cache-level interrupts sram ranges reg-names ti,sysc-sidle #clock-cells ti,index-starts-at-one ti,bit-shift clock-mult clock-div ti,max-div ti,dividers #reset-cells #power-domain-cells ti,sysc-mask ti,syss-mask ti,gpio-always-on gpio-controller #gpio-cells ti,no-reset-on-init ti,no-idle ti,timer-alwon assigned-clocks assigned-clock-parents #pinctrl-cells pinctrl-single,register-width pinctrl-single,function-mask pinctrl-single,pins status clock-frequency ti,autoidle-shift ti,invert-autoidle-bit ti,index-power-of-two assigned-clock-rates ti,clock-div ti,clock-mult ti,sysc-midle #dma-cells dma-channels dma-requests interrupt-names remote-wakeup-connected resets reset-names #iommu-cells usb-phy phys phy-names multipoint num-eps ram-bits ctrl-module pinctrl-names pinctrl-0 interface-type mode power #phy-cells #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx #hwlock-cells syscon regulator-name regulator-min-microvolt regulator-max-microvolt ti,sysc-delay-us interrupts-extended ti,timer-pwm ti,system-power-controller regulator-always-on usb-supply #pwm-cells #io-channel-cells ti,buffer-size dmas dma-names ti,spi-num-cs ti,dual-volt ti,needs-special-reset pbias-supply vmmc-supply ti,non-removable bus-width power-domains ti,timer-dsp gpmc,num-cs gpmc,num-waitpins ti,no-idle-on-init ti,iommu-bus-err-back phy-type hw-caps-read-idle-ctrl hw-caps-ll-interface hw-caps-temp-alert ti,bootreg iommus firmware-name mboxes ti,tranxdone-status-mask ti,settling-time ti,clock-cycles ti,abb_info gpios #thermal-sensor-cells polling-delay-passive polling-delay thermal-sensors coefficients temperature hysteresis trip cooling-device label pwms max-brightness 